基于EDA技術(shù)的無(wú)線(xiàn)搶答系統(tǒng)的設(shè)計(jì)
出處:電子產(chǎn)品世界 發(fā)布于:2017-08-14 18:40:42
隨著電子技術(shù)的發(fā)展,應(yīng)用系統(tǒng)向小型化,快速化,大容量,重量輕的方向發(fā)展,電子設(shè)計(jì)自動(dòng)化(Electronics Dcsign Automation)技術(shù)應(yīng)運(yùn)而生,他是電子產(chǎn)品及系統(tǒng)開(kāi)發(fā)領(lǐng)域中一場(chǎng)革命性變革,也是高科技化發(fā)展的必然產(chǎn)物。主要應(yīng)用于數(shù)字電路的設(shè)計(jì),目前他在中國(guó)的應(yīng)用多數(shù)是用在FPGA/CPLD/EPLD的設(shè)計(jì)中。系統(tǒng)為電子產(chǎn)品的開(kāi)發(fā),電子系統(tǒng)的設(shè)計(jì),電子系統(tǒng)工程提供了高度集成的軟件環(huán)境,具有完整而自動(dòng)的實(shí)現(xiàn)流程,直觀的沒(méi)計(jì)環(huán)境,龐大的模擬庫(kù),簡(jiǎn)單而優(yōu)良的仿真功能等優(yōu)勢(shì)。
1 引言
搶答器在各種知識(shí)、智力競(jìng)賽中有很大的用處,他能準(zhǔn)確、公正、直觀地判斷出搶答者,并通過(guò)搶答器的指示燈顯示和警示蜂鳴等手段指示出搶答者。如今在很多的綜藝節(jié)目中,更多的采用大屏幕顯示搶答者,渲染出更加激烈的比賽氣氛,而且配合演播廳的整體效果,就要求搶答器也能提供多種接口,并拋棄傳統(tǒng)的長(zhǎng)長(zhǎng)的蜘蛛網(wǎng)似的開(kāi)關(guān)引線(xiàn)。本文所介紹的是一種基于EDA技術(shù)的實(shí)用器系統(tǒng)的設(shè)計(jì)方案,他采用超大規(guī)模邏輯器件CPLD來(lái)處理?yè)尨鹌鞯倪壿嫞ㄟ^(guò)上位微機(jī)來(lái)完成聲音和動(dòng)畫(huà)等效果。該方案的優(yōu)點(diǎn)在于:反應(yīng)快、安裝簡(jiǎn)單、覆蓋范圍廣、可擴(kuò)展性強(qiáng)、使用效果更美觀等。
2系統(tǒng)構(gòu)成
基于CPLD和無(wú)線(xiàn)編解碼發(fā)射接收技術(shù)的器系統(tǒng)的原理框圖如圖1所示,由8路終端、主控制器以及上位微機(jī)系統(tǒng)組成。

2.1無(wú)線(xiàn)搶答終端
在本設(shè)計(jì)中,無(wú)線(xiàn)搶答終端主要包括編碼模塊、無(wú)線(xiàn)發(fā)射模塊和功率放大模塊,其內(nèi)部結(jié)構(gòu)框圖如圖2所示。

其中編碼模塊采用的是專(zhuān)用紅外遙控編碼芯片PT2262-IR,在主控制器端的無(wú)線(xiàn)解碼模塊采用的與其配對(duì)使用的解碼芯片PT2272,他們都是臺(tái)灣普城公司生產(chǎn)的一種CMOS工藝制造的低功耗低價(jià)位通用編解碼電路,多可有12位三態(tài)地址端管腳,任意組合可提供531441地址碼。PT2262多可有6位(DO ~D5)數(shù)據(jù)端管腳,設(shè)定的地址碼和數(shù)據(jù)碼從17腳串行輸出,非常適合用于無(wú)線(xiàn)遙控發(fā)射電路,其有效發(fā)射接收距離為80 m,發(fā)射電路電源范圍為2-12 V,接收電路電源范圍為4. 8~5. 0 V,發(fā)射電路有效發(fā)射反應(yīng)時(shí)間≤0. 2 ms.
無(wú)線(xiàn)發(fā)射接受模塊采用通用系列產(chǎn)品9912,在主控制器端的無(wú)線(xiàn)接收模塊采用的是9921,這樣不僅可以加快制作過(guò)程,而且還可以增加電路的穩(wěn)定與可靠性。
2. 2 CPLD主控芯片
系統(tǒng)控制芯片采用的是Altera公司MAX7000S系列新一代CPLD器件EPM7128SLC84-15。該芯片采用CMOS E2PROM工藝,傳輸延遲僅為5 ns;內(nèi)部具有豐富的資源-128個(gè)觸發(fā)器、2500個(gè)用戶(hù)可編程門(mén);而且具有68個(gè)用戶(hù)可編程的I/O接口,為系統(tǒng)定義輸人、輸出和雙向口提供了極大的方便;為了比較適合混合電壓系統(tǒng),通過(guò)配置,輸人引腳可以兼容3.3V/5V邏輯電平,輸出可以配置為3. 3 V/5 V邏輯電平輸出。EPM7128同時(shí)還提供了JTAG接口,可進(jìn)行ISP編程,極大地方便了用戶(hù)。
新的CPLD芯片技術(shù)除了大大減少集成芯片的數(shù)目,便于對(duì)系統(tǒng)進(jìn)行擴(kuò)展,還可以縮短開(kāi)發(fā)周期。降低開(kāi)發(fā)成本,同時(shí)提高了技術(shù)保密性。與FPGA技術(shù)相比,CPLD有掉電不易失的優(yōu)點(diǎn),使用更加方便。
2. 3人機(jī)接口電路
本系統(tǒng)中,主控制器與上位微機(jī)的通信采用RS 232串行異步通信方式。由于CPLD主控芯片的輸出電平與RS 232的電平不匹配,所以主控制器與上位微機(jī)的人機(jī)接口電路,主要選用采用Max232芯片的進(jìn)行電平轉(zhuǎn)換。Max232是MAXIM公司生產(chǎn)的,包含兩路驅(qū)動(dòng)器和接收器的RS 232轉(zhuǎn)換芯片。芯片內(nèi)部有一個(gè)電壓轉(zhuǎn)換器,可以把輸入的+5V電壓轉(zhuǎn)換為RS232接口所需的±10V電壓。
3軟件設(shè)計(jì)
本設(shè)計(jì)中的軟件由CPLD控制程序和土位機(jī)PC端的動(dòng)態(tài)效果演示程序2部分組成。CPLD控制程序?qū)崿F(xiàn)與無(wú)線(xiàn)接收解碼模塊的連接及完成與外圍模塊之間的數(shù)據(jù)轉(zhuǎn)換和通訊。上位機(jī)PC端的動(dòng)態(tài)效果演示程序重點(diǎn)是完成基于VB的交互界面的設(shè)計(jì)。
3. 1基于CPLD的控制程序
CPLD控制程序是本系統(tǒng)軟件設(shè)計(jì)的,他采用的是在美國(guó)Altera公司的Max+Plus II 10.0平臺(tái)上用VHDI語(yǔ)言輸人設(shè)計(jì)方法。他有專(zhuān)用的工具來(lái)實(shí)現(xiàn)將語(yǔ)言描述過(guò)的電路功能轉(zhuǎn)換為實(shí)際的電路,具有很好的通用性和靈活性。他的主要功能:接收并保存無(wú)線(xiàn)接收解碼模塊傳送的搶答成功的終端的編碼并封鎖接收模塊,直至控制端復(fù)位;同時(shí)蜂鳴器奏響并在LED顯示搶答成功的終端編號(hào);并完成CPLD與串行接口芯片的數(shù)據(jù)交換.
該控制程序主要包括4個(gè)功能子模塊:分頻模塊、搶答終端編碼接收模塊、串行發(fā)送模塊、串行接收模塊。在Max-f-Plus II 10. 0中設(shè)計(jì)輸人各個(gè)模塊的VHDL的程序后,生成庫(kù)器件并合成系統(tǒng)原理圖如圖3所示。以下簡(jiǎn)要介紹搶答終端編碼接收模塊和串行發(fā)送模塊的程序設(shè)計(jì)。

圖4為生成的該模塊原理圖,其VHDL源程序如下:


3.1.2串行發(fā)送模塊
如圖4所示,該模塊將搶答終端編碼接收模塊輸出的搶答終端的編碼按照串行異步通訊規(guī)則發(fā)送給人機(jī)接口電路。在串口通訊中,我們約定的幀格式為1位開(kāi)始位+8位數(shù)據(jù)位+1位停止位,沒(méi)有校驗(yàn)位,通訊波特率為9600。根據(jù)約定,該模塊輸出數(shù)據(jù)為10位,在發(fā)送完10位后,就停止發(fā)送,并使發(fā)送端電平處于邏輯1,然后等候下次的發(fā)送。其VHDL源程序如下:


3. 2上位機(jī)PC端的演示程序
本軟件是在VB 6.0環(huán)境下開(kāi)發(fā)的,并利用其數(shù)據(jù)管理功能,建立比賽題庫(kù)并提供管理界面。其與主控制器之間的串行口通信設(shè)計(jì)部分充分利用了Mscomm串行口通信控件。由于該控件提供通過(guò)串口發(fā)送和接收數(shù)據(jù)的串行通信能力,包括了全部Windows API中關(guān)于串行通信的16個(gè)函數(shù)所完成的功能,而且開(kāi)拓了更多使用戶(hù)設(shè)計(jì)方便的對(duì)象屬性來(lái)滿(mǎn)足不同用戶(hù)不同業(yè)務(wù)的需求,因此給編程帶來(lái)極大的方便。
本軟件在PC環(huán)境下運(yùn)行,包括以下幾個(gè)功能:根據(jù)設(shè)定自動(dòng)抽出比賽題目、控制主控制器的工作、聲光效果顯示搶答終端編號(hào)并倒數(shù)計(jì)時(shí)、現(xiàn)場(chǎng)效果渲染等。詳細(xì)程序在此不再贅述。
4結(jié)語(yǔ)
經(jīng)過(guò)反復(fù)試驗(yàn),該系統(tǒng)運(yùn)行穩(wěn)定,操作方便,達(dá)到了預(yù)期的設(shè)計(jì)效果,具有可操作性強(qiáng)、現(xiàn)場(chǎng)效果好的特點(diǎn),已經(jīng)在知識(shí)竟賽等相關(guān)活動(dòng)中實(shí)際使用。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線(xiàn)寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









