電磁干擾抑制技術(shù)全面概述
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2017-03-02 16:48:48
所謂電磁兼容性是指電子線路、系統(tǒng)相互不影響,在電磁方面相互兼容的狀態(tài)。對(duì)于EMC技術(shù)的研究,國(guó)外是從本世紀(jì)三十年代開(kāi)始的,一些國(guó)家和國(guó)際組織如美國(guó)聯(lián)邦通信委員會(huì)(FCC),德國(guó)電氣電子工程師協(xié)會(huì)(VDE)、國(guó)際無(wú)線電干擾特別委員會(huì)(CISPR)等先后制定了一些指導(dǎo)性文件和規(guī)程,目前已形成一套較完整的體系,并得到嚴(yán)格遵守,美國(guó)計(jì)算機(jī)業(yè)即全面執(zhí)行FCC規(guī)程。我國(guó)電磁兼容性工作起步較 步較晚,相關(guān)標(biāo)準(zhǔn)自八十年代才陸續(xù)出臺(tái),應(yīng)用方面則由于缺乏經(jīng)驗(yàn)和技術(shù)而舉步艱難。如何盡快趕上國(guó)際先進(jìn)水平,使我國(guó)電子產(chǎn)品能滿足日益迫切的國(guó)內(nèi)需求并在國(guó)際市場(chǎng)占一席之地,已成為為大家關(guān)心的重大課題。本文愿就電磁干擾抑制技術(shù)談一點(diǎn)淺見(jiàn),拋磚引玉,與各位共同切磋。
電磁干擾的定義,是指由外部噪聲和無(wú)用電磁波在接收中所造成的騷擾。一個(gè)系統(tǒng)或系統(tǒng)內(nèi)某一線路受電磁干擾程度可以表示為如下關(guān)系式:
N=G&TImes;C/I
G:噪聲源強(qiáng)度;
C:噪聲通過(guò)某種途徑傳到受干擾處的耦合因素;
I:受干擾電路的敏感程度。
G、C、I這三者構(gòu)成電磁干擾三要素。電磁干擾抑制技術(shù)就是圍繞這三要素所采取的各種措施,歸納起來(lái)就是三條:一、抑制電磁干擾源;二、切斷電磁干擾耦合途徑;三、降低電磁敏感裝置的敏感性。下面就這三方面分別作出介紹。
一、抑制干擾源
要想掏干擾源,首先必須確定何處是干擾源,在越靠近干擾源的地方采取措施,抑制效果越好。一般來(lái)說(shuō),電流電壓劇變即di/dt或du/dt大的地方就是干擾源;具體來(lái)說(shuō)繼電器開(kāi)合、電容充電、電機(jī)運(yùn)轉(zhuǎn)、集成電路開(kāi)關(guān)工作等都可能成為干擾源。另外,市電電源也并非理想的50Hz正弦波,而是充滿各種頻率噪聲,是個(gè)不可忽視的干擾源。抑制方法可以采用低噪聲電路、瞬態(tài)抑制電路、旋轉(zhuǎn)裝置抑制電路、穩(wěn)壓電路等;器件的選擇則盡可能采用低噪聲、高頻特性好、穩(wěn)定性高的電子元件。要注意,抑制電路中不適當(dāng)?shù)钠骷x擇可能會(huì)產(chǎn)生新的干擾源。
二、切斷電磁干擾耦合途徑
電磁干擾耦合途徑主要為傳導(dǎo)和輻射兩種。噪聲經(jīng)導(dǎo)線直接耦合到電路中常見(jiàn)的。抑制傳導(dǎo)干擾的主要措施是串接濾波器。濾波器分為低通(LPF)、高通(HPE)、帶通(BPF)、帶阻(BEF)四種,根據(jù)信號(hào)與噪聲頻率的差別選擇不同類型的濾波器。如果噪聲頻率遠(yuǎn)高于信號(hào)頻率,常采用LC低通濾波器,這種濾波器結(jié)構(gòu)簡(jiǎn)單,濾除噪聲效果也較好。但是對(duì)于軍用或TEMPEST技術(shù)以及要求較高的民用產(chǎn)品,則必須采用穿心式濾波器。
穿心式濾波器(Feed-thruFilters)也稱為穿越式濾波器,電路結(jié)構(gòu)有 C型、T型和LC型,其特點(diǎn)在于高頻特性優(yōu)良,可工作在1GHz以上。這是其“同軸”性質(zhì)決定的,由于它無(wú)寄生電感,提高了自諧頻率。穿心式濾波器體積小、重量輕,允許電流大大,可廣泛用于各種不同場(chǎng)合。
對(duì)于通過(guò)供電電源線傳導(dǎo)的噪聲可以用電源濾波器來(lái)濾除。只符合VDE0871標(biāo)準(zhǔn)的電源濾波器在30K-30MHZ范圍內(nèi)插入損耗為20-100dB。電源濾波器不僅可以接在電網(wǎng)輸入處,也可接在噪聲源電路的輸出處,以抑制噪聲輸出,而且交直流兩用。電源濾波器端口分高阻和低阻兩端,應(yīng)根據(jù)輸入及負(fù)載阻抗不同來(lái)選擇正確的接法。連接的原則是依照阻抗失配,即高阻輸入端接濾濾器阻端,低阻負(fù)載端接濾波器高阻端;反之亦然。
對(duì)傳輸線路及印刷電路板的布線設(shè)計(jì),應(yīng)注意進(jìn)線與出線、信號(hào)線與電源線盡量分開(kāi)。對(duì)于重點(diǎn)線路可采用損耗線濾波器、三端子電容、磁環(huán)等器件進(jìn)行干擾抑制。對(duì)于接口端,國(guó)外有帶濾波的D型、圓形、方形連接器產(chǎn)品,這類連接器是在普通連接器上加裝電容或電感,構(gòu)成濾波電路,其特點(diǎn)是不占用。PCB空間,不增加體積,這對(duì)于現(xiàn)代元件高密度設(shè)計(jì)極為重要。近,國(guó)內(nèi)也有廠家生產(chǎn),質(zhì)量不低于國(guó)外水平,可以替代進(jìn)口。
對(duì)于輻射干擾,主要措施是采用屏蔽技術(shù)和分層技術(shù)。屏蔽技術(shù)是一門科學(xué),選擇適當(dāng)?shù)钠帘尾牧希谶m當(dāng)?shù)奈恢闷帘?,?duì)屏蔽效果至關(guān)重要。尤其是屏蔽室的設(shè)計(jì)??晒┻x擇的屏蔽材料種類繁多,有各種金屬板、指形鈹銅合金簧片、銅絲網(wǎng)、編織銅帶、導(dǎo)電橡膠、導(dǎo)電膠、導(dǎo)電玻璃等等。應(yīng)根據(jù)需要選擇。屏蔽室的設(shè)計(jì)應(yīng)充分考慮門窗、通風(fēng)口、進(jìn)出線口的屏蔽與搭接。除靜電屏蔽外,還需考慮磁屏蔽以及接地和接大地技術(shù)。
三、降低電磁敏感裝置的敏感度
電磁敏感裝置的敏感是一柄雙刃劍;一方面人們希望接收裝置靈敏度高,以提高對(duì)信號(hào)的接收能力;另一方面,靈敏高受噪聲影響的可能性也就越大。因此,根據(jù)具體情況采用降額設(shè)計(jì)、避設(shè)計(jì)、網(wǎng)絡(luò)鈍化、功能鈍化等方法是解決問(wèn)題的辦法。
綜上所述,對(duì)于電磁干擾的抑制方法很多,可以選擇一種或多種綜合運(yùn)用。但不論選擇什么方法都應(yīng)從設(shè)計(jì)之初就著手系統(tǒng)電磁兼容性的考慮,而不是亡羊補(bǔ)牢。據(jù)報(bào)道,若在產(chǎn)品開(kāi)始研制時(shí)即進(jìn)行電磁兼容設(shè)計(jì),大約90%的傳導(dǎo)和輻射干擾都可以得到控制。根據(jù)可靠性、安全性、質(zhì)量要求、環(huán)境控制、效/費(fèi)權(quán)衡,選擇適當(dāng)?shù)碾姶鸥蓴_抑制技術(shù),這就是電磁兼容性的研究?jī)?nèi)容。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









