實用數(shù)字示波器的微處理器硬件設(shè)計方案
出處:維庫電子市場網(wǎng) 發(fā)布于:2016-07-04 14:44:08
數(shù)字示波器的基本架構(gòu)
目前數(shù)字示波器多采用DSP、內(nèi)嵌微處理器型FPGA或微處理器+FPGA架構(gòu)。雖然內(nèi)嵌微處理器型FPGA靈活性強,可以充分進行設(shè)計開發(fā)和驗證,便于系統(tǒng)升級且FPGA外圍電路簡單。但是該類型FPGA屬于高端FPGA,價高且供貨渠道難得,不適合低成本的數(shù)字示波器使用。若單獨使用 DSP,雖然其數(shù)據(jù)處理能力強大,運行速度較高,但DSP的控制能力不突出,且數(shù)字示波器的采樣率越來越高,DSP內(nèi)部不能做數(shù)據(jù)流降速和緩存,當設(shè)計采用高實時采樣率的 ADC,就得選用頻率更高且內(nèi)部存儲資源更豐富的DSP,而此類DSP一般都價格昂貴,同樣不適合低成本的數(shù)字示波器使用。因此,微處理器+FPGA架構(gòu)的方案是本設(shè)計。微處理器+FPGA架構(gòu)的數(shù)字示波器的系統(tǒng)結(jié)構(gòu)圖如圖1所示:
圖1 微處理器+FPGA架構(gòu)的數(shù)字示波器系統(tǒng)結(jié)構(gòu)圖
被測信號經(jīng)模擬通道運放調(diào)理后送到ADC器件;ADC轉(zhuǎn)換器將輸入端的信號轉(zhuǎn)換成相應(yīng)的數(shù)字信號并經(jīng)過FPGA緩存和預(yù)處理;微處理器對采樣得到的數(shù)字信號進行相關(guān)處理與運算;將波形送到屏幕上顯示,完成采集過程。同時采集過程中觸發(fā)電路不斷監(jiān)測輸入信號,看是否出現(xiàn)觸發(fā)狀態(tài),觸發(fā)條件決定了波形的起始位置,觸發(fā)系統(tǒng)能夠保證被測波形能夠穩(wěn)定的顯示到屏幕上。
微處理器選型
本設(shè)計實時采樣率高達2Gsps,需要微處理器實時處理的波形數(shù)據(jù)量很大。同時微處理器要實現(xiàn)模擬通道控制、高速ADC采樣控制、波形數(shù)據(jù)存儲控制、LCD顯示控制等。因此兼具強大的數(shù)據(jù)處理能力和優(yōu)異控制能力的微處理器成為本設(shè)計。
基于這些要求,本設(shè)計選擇了TI公司的OMAP- L138 DSP。此芯片是TI公司2009年推出的一款高性能處理器芯片。該芯片特點如下:
1、采用C6748 DSP內(nèi)核與ARM9內(nèi)核的雙核結(jié)構(gòu),可實現(xiàn)高達300 MHz的單位內(nèi)核頻率。利用片上ARM9,開發(fā)人員可充分利用DSP內(nèi)核支持高強度的實時處理計算,同時讓ARM負責(zé)非實時任務(wù)。
2、豐富的內(nèi)部存儲器資源。其中ARM核內(nèi)部有16KB的L1程序Cache和16KB的數(shù)據(jù)Cache;DSP核采用二級緩存結(jié)構(gòu),包括 32KB 的L1程序Cache、32KB 的數(shù)據(jù)Cache和256KB 的L2統(tǒng)一映射SRAM,該二級高速緩存結(jié)構(gòu)可以為所有載入、存儲以及處理請求提供服務(wù),可以為CPU提供高效、高速的數(shù)據(jù)共享;此外在ARM核與DSP 核之間還有高達128KB的片上RAM,可被ARM核、DSP核以及片外存儲器訪問。
3、豐富的外設(shè)資源。主要包括1個EMIFA口,可接16bit SDRAM或者NOR/NAND Flash;1個EMIFB口,可接16bit的DDR2(頻率150MHz)或16bit mDDR (頻率133MHz);3個UART接口;2個SPI接口;2個I2C接口;1個EMAC控制器;1個USB2.0接口和1個USB1.1接口;1個 LCD控制器;1個SATA控制器;1個uPP接口;1個VPIF接口;4個64位通用定時器。豐富的外設(shè)資源不僅可以為示波器提供與PC機、便攜式 USB接口設(shè)備通信的接口,而且極大減少DSP外圍電路的設(shè)計規(guī)模,
4、低功耗。采用1.2V內(nèi)核電壓,1.8V或3.3V I/O接口電壓,在深度睡眠模式下功耗僅有6mW,正常工作模式下功耗約為420mW。
此外OMAP-L138為浮、定點兼容DSP,使用硬件來完成浮點運算,可以在單周期內(nèi)完成,這一優(yōu)點在實現(xiàn)高復(fù)雜算法時尤為突出,為復(fù)雜算法的實時處理提供了保證。OMAP-L138還可與C6748 DSP實現(xiàn)引腳對引腳兼容,從而使客戶可采用不同的處理器同時開發(fā)多種不同特性的產(chǎn)品。
數(shù)字示波器系統(tǒng)硬件結(jié)構(gòu)設(shè)計
本設(shè)計ADC選用Atmel公司的AT84AD001,該芯片有兩個通道,每個通道采樣率高達1Gsps,拼合可實現(xiàn)2Gsps的實時采樣率;FPGA選用 Xilinx公司Spartan-3A系列的XC3S400A芯片,該芯片內(nèi)有8064個邏輯單元,360Kbit塊RAM,56Kbit分布式 RAM,4個數(shù)字時鐘管理模塊(DCM),311個I/O口。300KB容量的SRAM芯片外掛在FPGA上作深存儲用,由于SRAM存儲器容量比 FPGA內(nèi)部緩存FIFO大得多,能夠存儲更多的波形數(shù)據(jù),因而能觀察到更多的波形細節(jié)。采用64Mbit容量的SPI Flash存儲示波器掉電需要保存的數(shù)據(jù),例如程序代碼、Boot loader程序、中英文字庫、開機畫面等。
基于OMAP-L138的示波器硬件系統(tǒng)結(jié)構(gòu)圖如圖2所示:
圖2 數(shù)字示波器系統(tǒng)結(jié)構(gòu)圖
本設(shè)計中,被測信號進入模擬通道調(diào)理后送入ADC,ADC對模擬信號采樣、量化后,進入FPGA數(shù)據(jù)流降速和數(shù)據(jù)同步處理,然后根據(jù)存儲深度要求選擇存入 FPGA內(nèi)部FIFO或者存入片外SRAM,待FPGA內(nèi)部FIFO或者片外SRAM滿標志有效后,DSP讀取采樣數(shù)據(jù)存入DDR2 SDRAM,并完成一系列復(fù)雜的處理和運算,如FFT、插值和濾波等,再存入在DDR2內(nèi)拓展的顯示存儲區(qū),待需要顯示時再由DSP讀取顯存中的數(shù)據(jù)通過內(nèi)部集成的LCD控制器采用DMA方式將數(shù)據(jù)送到LCD顯示,完成采集過程。
OMAP-L138與DDR2的接口電路設(shè)計
OMAP- L138內(nèi)部集成的DDR2/Mobile DDR控制器可外接工作頻率150MHz的DDR2 SDRAM或者工作頻率133MHz的Mobile DDR。本設(shè)計采用DDR2 SDRAM作為系統(tǒng)后級波形數(shù)據(jù)緩存器。較之SDRAM,DDR2 SDRAM不僅讀寫速度可大幅提高,存儲容量更是得到極大擴展,示波器因而能夠存儲更多波形數(shù)據(jù)并觀察到更多的波形細節(jié),提高示波器對復(fù)雜信號和瞬態(tài)信號的捕獲概率。本設(shè)計的DDR2 SDRAM選用鎂光公司的DDR2 800內(nèi)存顆粒,型號為MT47H64M16,容量為1Gbit,工作電壓為1.8V,工作頻率為400MHz,由于OMAP-L138內(nèi)部的 DDR2控制器工作頻率為150MHz,所以此系統(tǒng)中DDR2需要降頻使用。OMAP-L138與DDR2的接口連接示意圖如圖3所示:
圖3 OMAP-L38與DDR2的接口連接示意圖
DDR2 的信號線包括時鐘、數(shù)據(jù)和命令三部分。本設(shè)計由DDR2控制器提供差分時鐘CLK+和CLK-給DDR2,,差分時鐘之間并接一個100Ω的匹配電阻,用以消除時鐘的毛刺并限制驅(qū)動電流;數(shù)據(jù)部分主要完成數(shù)據(jù)傳輸工作,包括數(shù)據(jù)線DQ[15:0]、數(shù)據(jù)同步信號DQS(本設(shè)計LDQS對應(yīng)數(shù)據(jù)線低八位,UDQS對應(yīng)數(shù)據(jù)線高八位)、數(shù)據(jù)信號屏蔽線DM(在突發(fā)寫傳輸時屏蔽不存儲的數(shù)據(jù),LDM對應(yīng)數(shù)據(jù)位低八位DQ[7:0],UDM對應(yīng)數(shù)據(jù)線高八位 DQ[15:8]),本設(shè)計在DQS信號和DM信號上串接一個22Ω的電阻,起抗干擾和濾波作用,提高信號質(zhì)量;命令部分包括行地址選通信號RASn、列地址選通信號CASn、寫使能信號WEn、片選信號CSn、時鐘使能信號CKE以及芯片內(nèi)部終端電阻使能ODT,主要完成尋址、組成各種控制命令以及內(nèi)存初始化工作。本設(shè)計由于DDR2控制器內(nèi)沒有終端電阻,因此將DDR2 SDRAM的ODT信號直接接地使DDR2芯片內(nèi)的終端電阻無效。
DDR2的讀、寫時序圖分別見圖4和圖5:
圖4 DDR2的讀數(shù)據(jù)時序圖
圖5 DDR2的寫數(shù)據(jù)時序圖
以太網(wǎng)的接口電路設(shè)計
用示波器測量電信號時,信息和測量結(jié)果便捷的保存和共享變得日益重要。若數(shù)字示波器提供以太網(wǎng)接口,開發(fā)人員就可以方便地將測量數(shù)據(jù)和結(jié)果通過網(wǎng)絡(luò)共享,實現(xiàn)遠程調(diào)試;也可以將波形數(shù)據(jù)通過網(wǎng)絡(luò)上傳到PC機上,在PC機上實現(xiàn)波形數(shù)據(jù)的處理、分析和顯示。
OMAP-L138內(nèi)部集成的以太網(wǎng)控制器(EMAC)支持IEEE802.3標準,支持10Base-T和100Base-T兩種以太網(wǎng)標準,有全雙工和半雙工兩種工作模式可供選擇,提供了MII和RMII兩種以太網(wǎng)接口。
選用LAN8710以太網(wǎng)收發(fā)器,該以太網(wǎng)收發(fā)器提供MII和RMII兩種以太網(wǎng)接口。本設(shè)計采用MII接口實現(xiàn)LAN8710與EMAC的互聯(lián)。MII接口包括一個數(shù)據(jù)接口,一個MAC和PHY之間的管理接口。數(shù)據(jù)接口包括分別用于發(fā)送器和接收器的兩條獨立信道。每條信道有4根數(shù)據(jù)線、時鐘和控制信號,其中管理接口是雙信號接口:一個是時鐘信號,另一個是數(shù)據(jù)信號。通過管理接口,上層能監(jiān)視和控制PHY。管理接口的時鐘MDC由EMAC提供,可達 8.3MHz;數(shù)據(jù)信號MDIO是雙向接口,與MDC同步,控制收發(fā)器并從收發(fā)器收集狀態(tài)信息??墒占男畔ㄦ溄訝顟B(tài)、傳輸速度與選擇、斷電、低功率休眠狀態(tài)、TX/RX模式選擇、自動協(xié)商控制、環(huán)回模式控制等。
以太網(wǎng)接口連接示意圖如圖6所示:
圖6 以太網(wǎng)接口連接示意圖
結(jié)論
本設(shè)計有以下優(yōu)點:數(shù)據(jù)處理與系統(tǒng)控制同步執(zhí)行;微處理器內(nèi)部存儲資源豐富,且采用二級緩存結(jié)構(gòu),系統(tǒng)響應(yīng)速度快;外設(shè)資源豐富,提供了如 USB接口、RS232接口和以太網(wǎng)接口等與PC機互聯(lián)的接口,方便示波器上采集到的波形數(shù)據(jù)在PC機上實時處理和在線調(diào)試;外部存儲器資源豐富,采用 1Gbit 容量的DDR2 SDRAM作后級波形數(shù)據(jù)緩存區(qū)和顯示數(shù)據(jù)緩存區(qū),能夠存儲更多波形數(shù)據(jù),觀察到更多波形細節(jié)。由此可見,采用該示波器系統(tǒng)可大幅提高數(shù)字示波器的數(shù)據(jù)處理能力和波形捕獲率,整機的響應(yīng)速度也將上一個臺階。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電表互感器匝數(shù)倍率怎么看?2025/9/5 17:05:11
- 顏色傳感器原理及實際應(yīng)用案例2025/9/5 16:09:23
- 調(diào)諧器和調(diào)制器的區(qū)別2025/9/4 17:25:45
- 有載變壓器和無載變壓器的區(qū)別有哪些2025/9/4 17:13:35
- 什么是晶體諧振器?晶體諧振器的作用2025/9/4 16:57:42
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









