電源隔離和鎖相環(huán)對于DSP中EMI的抑制
出處:電源網 發(fā)布于:2023-07-24 15:34:50
在高速的數字設計方案中,EMI是開發(fā)者必然需要面對的問題。以DSP為例,其非常容易受到電磁信號的干擾。因此開發(fā)者在進行設計時需要提前規(guī)劃并發(fā)現噪聲與干擾源,采取的措施將干擾帶來的損失降到。本文就將為大家介紹在DSP系統(tǒng)中如何有效避免噪聲和EMI產生,對其中的電源隔離和鎖相環(huán)進行介紹。
電源隔離和鎖相環(huán)
如何實現供電是控制噪聲和輻射的挑戰(zhàn)。動態(tài)負載開關環(huán)境很復雜,包括的因素有:進入和退出低功率模式;由總線競用和電容器充電所引起的很大的瞬態(tài)電流;由于退耦和布線不合理引起較大的電壓下降;振蕩器使線性調節(jié)器輸出過載。
圖1給出了一個設計電流回路的實例,其中利用了電源線退耦。該例中的退耦電容盡可能靠近DSP。如果沒有退耦,動態(tài)電流回路將較大,這將加大電源電壓的降幅,從而產生電磁輻射。

圖1 電源退耦
為PLL供電時,電源隔離是非常重要的,因為PLL對噪聲非常敏感,并且對于穩(wěn)定系統(tǒng)來說,要求抖動非常低。此外還需要選擇模擬的還是數字的PLL,模擬PLL對噪聲的敏感度比數字PLL要低。

圖2 PLL電源隔離

圖3 利用LDO實現PLL電源的隔離
如圖2所示的具有低截至頻率的∏型濾波器經常被用來將PLL與系統(tǒng)中的其他高速電路隔離開。一個較好的辦法是利用一個低壓差(LDO)電壓調整器來獨立產生PLL的電源電壓,如圖3所示。該方法雖增加了成本,但確保了低噪聲和優(yōu)異的PLL性能。
通過以上的介紹,相信大家對于DSP系統(tǒng)中抑制EMI和噪聲的方法有了一定的了解。電源隔離和鎖相環(huán)是本文中給出的關鍵,本文中介紹的方法雖然會增加一定的成本,但卻能夠上規(guī)避EMI,希望大家在閱讀過本文之后能夠有所收獲。
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。
- 電源IC在惡劣環(huán)境中的防護設計2026/4/10 11:03:45
- 電源IC在便攜式設備中的設計要點2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項目的AC-DC電源轉換方案?2026/4/8 10:15:39
- 開關電源的工作原理與基本結構2026/4/3 14:25:27









