數(shù)字電路設(shè)計(jì)入門之?dāng)?shù)字設(shè)計(jì)的任務(wù)和兩項(xiàng)基本功
出處:維庫(kù)電子市場(chǎng)網(wǎng) 發(fā)布于:2016-04-23 16:42:16
VHDL語(yǔ)法書可以買希望出版社出版的《集成電路設(shè)計(jì)VHDL教程》,對(duì)于設(shè)計(jì)使用方面的書籍我要介紹的有三本:本邊計(jì)年翻譯的《數(shù)字邏輯與VHDL設(shè)計(jì)》,第二本是藩松教授出版的VHDL語(yǔ)言設(shè)計(jì)(現(xiàn)在有新版的),第三本就是鐵道出版社出版的《VHDL與FPGA設(shè)計(jì)》胡振華;作為入門者,我建議使用Verilog入門,因?yàn)閂erilog使用的比較簡(jiǎn)單,對(duì)電路的描述比較直接;VHDL是一門強(qiáng)類型的語(yǔ)言,語(yǔ)法比較嚴(yán)緊,但是其架構(gòu)描述的方法相對(duì)于Verilog,在某些方面描述的層次稍微高了一點(diǎn),比如用到包,函數(shù)重載,這些都是比較的東西,對(duì)于RTL級(jí)的硬件描述來(lái)說(shuō)Verilog已經(jīng)足夠拉,當(dāng)然,在驗(yàn)證和行為描述上,肯定是越效率越高。注意我們應(yīng)該用簡(jiǎn)單的語(yǔ)言來(lái)描述硬件功能。
Verilog語(yǔ)法書可以買西安電子科大出版的《VERILOG HDL數(shù)字系統(tǒng)設(shè)計(jì)及其應(yīng)用》,俺的本Verilog入門書就是他拉,^_^ 粗略看了一遍,后來(lái)就當(dāng)語(yǔ)法書用了。對(duì)于設(shè)計(jì)使用方面的書籍我要推薦的是:夏宇聞老師的VERILOG數(shù)字系統(tǒng)設(shè)計(jì)教程;當(dāng)然《VERILOG HDL硬件描述語(yǔ)言》J.Bhasker 也是一本非常好的語(yǔ)法書,另外想深入了解Verilog,做驗(yàn)證的應(yīng)該看看Donald E.Thomas & Philip R.Moorby 《硬件描述語(yǔ)言VERILOG》(第四版) ,對(duì)于Verilog設(shè)計(jì)方面的東西我也沒(méi)有其他可以好介紹的,俺的個(gè)Verilog設(shè)計(jì)就是TD-SCDMA手機(jī)終端基帶芯片的Viterbi譯碼器,其中涉及到Pipeline,ResourceShare,Pingpong buffer,Circle Buffer,F(xiàn)ILO等多個(gè)技術(shù),所以一個(gè)設(shè)計(jì)就讓我體會(huì)了很多設(shè)計(jì)的技巧,故也沒(méi)很多時(shí)間去看相關(guān)設(shè)計(jì)方面的書籍,那時(shí)候常??吹腎EEE Paper。我建議初學(xué)者可以多看看其他人的代碼,看看一些簡(jiǎn)單的設(shè)計(jì),比如是同步的fifo,uart,比較簡(jiǎn)單的state machine。
上面介紹了那么多書,接下來(lái)介紹一下如何使用書籍:書籍分兩種,一種用來(lái)查的,千萬(wàn)不要從頭到位看一遍,甚至把其中標(biāo)點(diǎn)符號(hào)的錯(cuò)誤都挑了出來(lái),再好的作者也用不著象你那么用心的校對(duì)。這類書就是語(yǔ)法書,工具書,和datasheet之類的東西,你只要粗略掃一遍,懂不懂無(wú)所謂,今后用到了,你知道在那個(gè)地方可以查到,查一查就知道了。我剛保證,在厲害的邏輯設(shè)計(jì)人員都要查語(yǔ)法書。另外一種是要挑著仔細(xì)看的,比如設(shè)計(jì)類的,使用類的,書寫RTL代碼需要注意什么,如何設(shè)計(jì)一個(gè)同步的fifo,什么是阻塞,什么是非阻塞,其中區(qū)別在哪里,如何使用Modelsim仿真一個(gè)代碼,如何編譯,如何調(diào)試。等等這些細(xì)節(jié)的東西流程的東西都要好好研究。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 集成電路技術(shù)體系與場(chǎng)景化應(yīng)用指南2026/1/8 10:10:43
- 集成電路傳統(tǒng)封裝:材料與工藝的全面解讀2025/8/1 10:32:18
- 一文讀懂TTL電路的基本結(jié)構(gòu)、工作原理和特性2020/9/8 11:29:48
- 如何通過(guò)R10電位器線性改變VRF的電壓值2020/7/15 15:09:26
- 一種集成電路開(kāi)短路測(cè)試方案詳解2023/6/21 15:50:05
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









