一種基于LDO穩(wěn)壓器的帶隙基準(zhǔn)電壓源設(shè)計(jì)
出處:維庫電子市場網(wǎng) 發(fā)布于:2016-03-30 15:19:46
關(guān)鍵詞:帶隙基準(zhǔn);LDO穩(wěn)壓器;溫度系數(shù);電源抑制比;運(yùn)算放大器
CMOS帶隙基準(zhǔn)電壓源不但能夠提供系統(tǒng)要求的基準(zhǔn)電壓或電流,而且具有功耗很小、高集成度和設(shè)計(jì)簡便等優(yōu)點(diǎn),廣泛應(yīng)用于模擬集成電路和混合集成電路中。帶隙基準(zhǔn)電壓源為LDO提供一個(gè)的參考電壓,是LDO系統(tǒng)設(shè)計(jì)關(guān)鍵模塊之一。
基準(zhǔn)電壓的直接影響輸出電壓的,因此高基準(zhǔn)參考電壓電路是LDO穩(wěn)壓器的的關(guān)鍵。
1 LDO穩(wěn)壓器工作原理
圖1是一個(gè)典型LDO電路結(jié)構(gòu)。該結(jié)構(gòu)主要包括4個(gè)部分:誤差放大器、電阻反饋網(wǎng)絡(luò)、參考基準(zhǔn)電壓和調(diào)整管。當(dāng)基準(zhǔn)電壓源正常工作后,產(chǎn)生了一個(gè)精準(zhǔn)的參考電壓,輸入到誤差放大器的同相端。采樣串聯(lián)電阻對輸出電壓進(jìn)行分壓得到反饋電壓,并輸入到誤差比較器的反相端。誤差放大器放大基準(zhǔn)電壓和反饋電壓之間的差值,其輸出直接驅(qū)動(dòng)調(diào)整元件,通過改變調(diào)整元件的導(dǎo)通情況來控制穩(wěn)壓器的輸出電壓。當(dāng)反饋電壓小于基準(zhǔn)電壓時(shí),誤差放大器的輸出控制調(diào)整元件使其流過更大的電流,輸出電壓上升。反之亦然。
Vout=(1+R3/R4)Vref (1)
2 帶隙基準(zhǔn)電壓源的設(shè)計(jì)
2.1 帶隙基準(zhǔn)的基本原理
產(chǎn)生基準(zhǔn)的目的是建立一個(gè)與電源和工藝無關(guān)、具有確定溫度特性的直流電壓或電流。帶隙基準(zhǔn)源的原理就是使負(fù)溫度系數(shù)和正溫度系數(shù)相互抵消來達(dá)到溫度補(bǔ)償?shù)哪康?。其基本原理如圖2所示:其中Vbe具有負(fù)溫度系數(shù),而VT具有正溫度系數(shù),將Vbe和VT按一定比例系數(shù)求和,即可得到零溫度系數(shù)的基準(zhǔn)輸出 Vref。
圖3為一個(gè)非常簡單的Brokaw結(jié)構(gòu)帶隙基準(zhǔn)電壓源。Q4與Q5的發(fā)射極面積之比為N比1。M2與M3構(gòu)成電流鏡結(jié)構(gòu),并且它們的寬長比相同。這使得流過Q4與Q5集電極的電流相等,從而我們可以得到如下的關(guān)系:
這樣不僅使得電路結(jié)構(gòu)簡化,同時(shí)減小了所需的靜態(tài)功耗。除此之外減小R2的值還能夠減小輸出電壓的噪聲。由于以上的優(yōu)點(diǎn),使得它成為了一種非常流行的結(jié)構(gòu)。
2.3 帶隙基準(zhǔn)電壓的實(shí)現(xiàn)電路
實(shí)際的電路圖如圖4所示。帶隙基準(zhǔn)電壓的整個(gè)實(shí)現(xiàn)電路由啟動(dòng)電路和Brokaw結(jié)構(gòu)帶隙基準(zhǔn)組成。對于基準(zhǔn)電壓源電路,啟動(dòng)也是一個(gè)需要考慮的問題。當(dāng)電源上電時(shí),所有的晶體管均傳輸零電流,因?yàn)殡娐返膬蓚€(gè)支路允許零電流,則晶體管可能處于無限期關(guān)斷狀態(tài),這時(shí)就需要增加電路以擺脫這種狀態(tài)。啟動(dòng)電路就是為了使電路在上電過程中脫離零電流點(diǎn)而穩(wěn)定工作;另外,為了降低功耗,啟動(dòng)電路在系統(tǒng)正常工作后應(yīng)斷開。
2. 4 電路仿真
電路基于1.0μm HVCMOS 40V/5V標(biāo)準(zhǔn)CMOS工藝模型,采用Cadence的Spectre進(jìn)行仿真。仿真結(jié)果如下:
3 LDO緩沖器電路結(jié)構(gòu)設(shè)計(jì)
3.1 運(yùn)算放大器的設(shè)計(jì)
運(yùn)算放大器根據(jù)其中級聯(lián)放大單元的數(shù)目,可以分成單級、兩級和多級運(yùn)放3類。單級運(yùn)放結(jié)構(gòu)相對簡單,但增益較低;兩級運(yùn)放能實(shí)現(xiàn)較高的性能,穩(wěn)定性較好,得到了廣泛應(yīng)用,但是速度、頻率特性方面一般比運(yùn)放要差一些:3級以上的運(yùn)放稱為多級運(yùn)放,它們能實(shí)現(xiàn)更高的增益,但需要復(fù)雜的補(bǔ)償電路來保證運(yùn)放的穩(wěn)定性。全差分運(yùn)放是指輸入和輸出都是差分信號(hào)的運(yùn)放,它同普通的單端輸出運(yùn)放相比有以下幾個(gè)優(yōu)點(diǎn):更低的噪聲;較大的輸出電壓擺幅;共模噪聲得到較好抑制;較好地抑制諧波失真的偶數(shù)階項(xiàng)等。所以高性能的運(yùn)放多采用全差分形式。
一般常用的3種全差分運(yùn)放有:直接套筒式共源共柵運(yùn)放、折疊共源共柵運(yùn)放和簡單兩級全差分運(yùn)放。經(jīng)過比較,為了減小直接套筒式共源共柵結(jié)構(gòu)對運(yùn)放輸出擺幅的限制,可以采用折疊共源共柵結(jié)構(gòu)。折疊結(jié)構(gòu)與直接套筒式結(jié)構(gòu)相比,功耗要略大一些,增益也有所降低,但是它的輸出電壓擺幅遠(yuǎn)大于前者,緩解了增益、電源電壓與輸出擺幅之間的矛盾。因此折疊共源共柵是一種廣泛應(yīng)用的運(yùn)放結(jié)構(gòu)。
由于所設(shè)計(jì)的電路應(yīng)用于電源芯片系統(tǒng)中,基于速度等方面綜合考慮,選擇的是一個(gè)折疊式共源共柵運(yùn)算放大器,另外由于運(yùn)放在基準(zhǔn)中是用作負(fù)反饋,所以選用單端輸出的折疊運(yùn)放。具體電路如下圖:
將以上所述的帶隙基準(zhǔn)電路、運(yùn)算放大器與電阻反饋網(wǎng)絡(luò)、LDO緩沖器相結(jié)合,即可得圖1所示典型LDO電路。根據(jù)輸出公式:
LDO穩(wěn)壓器對基準(zhǔn)模塊具有較高的要求,從仿真結(jié)果可以看出在-20~125℃溫度范圍內(nèi),基準(zhǔn)電壓溫度系數(shù)大約為17.4 ppm/℃,而且基準(zhǔn)電壓輸出高于5‰,是一種低溫度系數(shù)高的CMOS帶隙基準(zhǔn)電壓源。本文給出的帶隙基準(zhǔn)電壓源的設(shè)計(jì)方案符合LDO穩(wěn)壓器對高電壓的所需。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 開關(guān)電源的工作原理與基本結(jié)構(gòu)2026/4/3 14:25:27
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









