HDI板的應(yīng)用及加工工藝
出處:電子發(fā)燒友 發(fā)布于:2015-07-07 11:35:03
HDI(High Density Interconnector)板,即高密度互連板,是使用微盲埋孔技術(shù)的一種線路分布密度比較高的電路板。是含內(nèi)層線路及外層線路,再利用鉆孔,以及孔內(nèi)金屬化的制程,來使得各層線路之內(nèi)部之間實現(xiàn)連結(jié)功能。隨著電子產(chǎn)品向高密度,高發(fā)展,相應(yīng)對線路板提出了同樣的要求。而提高pcb密度有效的方法是減少通孔的數(shù)量,及設(shè)置盲孔,埋孔來實現(xiàn)這個要求,由此應(yīng)運而產(chǎn)生了HDI板。AET-PCB板塊將分節(jié)對電子工程師們關(guān)心的PCB工廠的工程設(shè)計、材料選擇、加工工藝。
一、概念
HDI:High Density Interconnection Technology高密度互聯(lián)技術(shù)。就是采用增層法及微盲埋孔所制造的多層板。
微孔:在PCB中,直徑小于6mil(150um)的孔被稱為微孔。
埋孔:Buried Via Hole,埋在內(nèi)層的孔,在成品看不到,主要用于內(nèi)層線路的導(dǎo)通,可以減少信號受干擾的幾率,保持傳輸線特性阻抗的連續(xù)性。由于埋孔不占PCB的表面積,所以可在PCB表面放置更多元器件。
盲孔:Blind Via,連接表層和內(nèi)層而不貫通整版的導(dǎo)通孔。
二、工藝流程
高密度互連技術(shù)目前可分為一階工藝:1+N+1;二階工藝:2+N+2;三階工藝:3+N+3。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響2026/4/10 11:07:36
- 連接器耐腐蝕性能測試方法2026/4/10 10:56:32
- MOSFET在高頻開關(guān)中的EMI問題2026/4/9 10:13:50
- 連接器結(jié)構(gòu)設(shè)計常見問題分析2026/4/9 10:02:52
- 連接器選型中容易忽略的關(guān)鍵參數(shù)2026/4/8 10:32:54
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









