基于CMOS雙D觸發(fā)器CD4013的脈沖寬度檢測電路設(shè)計
出處:互聯(lián)網(wǎng) 發(fā)布于:2015-05-28 14:31:43
D觸發(fā)器的常規(guī)使用一般是用作二分頻器、計數(shù)器或移位寄存器。然而,只要對D觸發(fā)器的外圍電路加以改進(jìn),根據(jù)其基本邏輯功能。就可充分發(fā)揮其獨特的作用。數(shù)字裝置中常用的脈沖寬度檢測電路,對脈沖信號的寬度進(jìn)行識別,例如,當(dāng)輸入脈沖的寬度為一個特定值時。便產(chǎn)生一個響應(yīng),否則就不予響應(yīng)。以下就用CMOS雙D觸發(fā)器CD4013組成的幾種脈沖寬度檢測電路作一介紹。
檢測線路之一如圖l所示。ICl、IC2為一片CD4013,其中ICl構(gòu)成一單穩(wěn)態(tài)觸發(fā)器,單穩(wěn)態(tài)輸出端Q1作為D觸發(fā)器IC2的時鐘脈沖,Q2端作vo輸出端。由于ICl、IC2的置位S端接地,故穩(wěn)態(tài)時ICl的Ql端恒為零,Ql端為高電平,VO輸出為低電平。當(dāng)Vi輸入信號為高電平時,將Dl端的高電平送入ICl觸發(fā)器,Ql端跳變?yōu)楦唠娖剑琎l端為低電平,暫穩(wěn)態(tài)開始,IC2觸發(fā)器不觸發(fā),VO仍為低電平。當(dāng)Vi下眺時,ICl單穩(wěn)電路的暫穩(wěn)態(tài)還未結(jié)束(見圖2b所示),IC2觸發(fā)器仍未觸發(fā),VO為低電平。待ICl的暫穩(wěn)態(tài)結(jié)束,ICI觸發(fā)器復(fù)位,Ql端為低電平,Ql端上眺為高電平。盡管IC2的CL2端上眺。但由于此時Vi輸入信號已為低電平,經(jīng)反相器F反相使IC2的復(fù)位端R2為高電平,故VO端仍為低電平。
另一種情況是:當(dāng)Vi為高電平,Ql端為低電平時,ICl暫穩(wěn)態(tài)開始,VO為低電平。當(dāng)ICl的暫穩(wěn)態(tài)結(jié)束時,Vi仍為高電平(見圖2a所示),Ql端上跳,IC2觸發(fā)翻轉(zhuǎn),R2端處于低電平,D2端的高電平送入IC2,VO端輸出高電平。當(dāng)Vi下跳時,經(jīng)F使IC2的R2端為高電平,迫使IC2復(fù)位。VO輸出為低電平。
由此可見,只有當(dāng)Vi輸入信號脈沖寬度大干ICl的單穩(wěn)態(tài)輸出脈寬時。IC2觸發(fā)器才有輸出。
檢測線路之二如圖3所示。該線路和圖1相似,不同的是Vi輸入信號經(jīng)反相器F反相后作為IC2的CL2時鐘脈沖。ICl仍為一單穩(wěn)電路。穩(wěn)態(tài)時,V0為低電平。當(dāng)Vi為高電平時,Ql端為高電平,暫穩(wěn)態(tài)開始,IC2未觸發(fā),V0為低電平。當(dāng)ICl單穩(wěn)態(tài)結(jié)束時(見圖4b所示),Ql端回復(fù)到低電平,此時Vi仍為高電平,故VO為低電平。當(dāng)Vi下跳時,經(jīng)F反相使。IC2的LC2端上跳,但由于Ql端即ZC2的R2端為高電平,所以VO仍為低電平。
另一種情況是:當(dāng)Vi為高電平時,Ql為高電平,ICl暫穩(wěn)態(tài)開臺,IC2未觸發(fā),V0為低電平。當(dāng)Vi下眺時,暫穩(wěn)態(tài)未結(jié)束,Q1端仍為低電平,IC2觸發(fā)翻轉(zhuǎn),VO輸出高電平(見圖4a)。當(dāng)ICl單穩(wěn)態(tài)電路暫穩(wěn)態(tài)結(jié)束時,Ql端上跳為高電平,迫使IC2復(fù)位,VO輸出為低電平。由此可見,只有當(dāng)Vi輸入信號脈寬小于ICl的單穩(wěn)態(tài)輸出脈寬時。IC2觸發(fā)器才有輸出。


版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 集成電路技術(shù)體系與場景化應(yīng)用指南2026/1/8 10:10:43
- 集成電路傳統(tǒng)封裝:材料與工藝的全面解讀2025/8/1 10:32:18
- 一文讀懂TTL電路的基本結(jié)構(gòu)、工作原理和特性2020/9/8 11:29:48
- 如何通過R10電位器線性改變VRF的電壓值2020/7/15 15:09:26
- 一種集成電路開短路測試方案詳解2023/6/21 15:50:05
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









