瑞芯微RK3288強GPU帶寬分析
出處: 瑞芯微來了 發(fā)布于:2014-09-23 14:03:00
近期一些愛好者迫切想了解DDR帶寬內(nèi)存,翻看了網(wǎng)上一些相關(guān)的帖子,發(fā)現(xiàn)是由于我們?nèi)狈痛蠹覝贤ê驼J知的偏差造成的,在此和大家進行討論,和大家聊一聊關(guān)于帶寬的事情,也歡迎大家積極和我們互動。

首先,我們說下帶寬是由什么因素決定的?DDR的帶寬主要受兩個因素決定:
1、 受采用DDR顆粒影響
2、 受選用DDR控制器的效率影響
(這個DDR控制器在使用時會帶來一定真實帶寬損耗度,有些損耗度是DDR顆粒端造成的,有些損耗度是DDR控制器端造成的)
第二,帶寬越大越好么?
理論上帶寬越大越好,但是高的帶寬帶來的是更高的功耗,這個要做好平衡。
如果一味追求高的帶寬,如果用不了那么多,會導(dǎo)致帶寬過剩,所以使用效率更關(guān)鍵。
三,帶寬和使用效率是什么關(guān)系?
高帶寬,不代表高使用效率。
高使用效率,可以降低總帶寬需求,從而降低DDR運行頻率,達到降功耗的目的。
所以,提高DDR的使用效率一直都是工程師致力去優(yōu)化方向,而不是一味的增加DDR內(nèi)存帶寬。
舉個簡單的例子:
一個應(yīng)用場景需要4GB/s的帶寬。
如果A平臺的使用效率只有50%,為了滿足這個應(yīng)用,A平臺需要提供DDR帶寬8GB/s,按64bit的系統(tǒng)算,64-bit×512MHz×2÷8=8GB/s,因此A平臺的DDR頻率需要跑512MHz。
如果B平臺的使用效率有80%,則只需要提供DDR帶寬5GB/s就能滿足這個應(yīng)用,按64bit的系統(tǒng)算,64-bit×320MHz×2÷8=5GB/s,因此B平臺的DDR頻率只需要跑320MHz就足夠。
四,帶寬如何有效使用,能否舉個例子?
我們從以下兩種情況給大家說說如何有效使用DDR帶寬:
情況1)
同樣帶寬,如何有效使用帶寬:
把數(shù)據(jù)集中連續(xù)訪問,可以有效的提高使用效率。需要同時訪問的數(shù)據(jù),放在不同的通道,等措施,都可以有效提高使用效率,這個是DDR端的優(yōu)化。而在系統(tǒng)端上的優(yōu)化作用也是很明顯的,簡單的說在產(chǎn)品上總帶寬都是8GB的時候,正常系統(tǒng)一個窗口的操作需要5GB的帶寬,如果我對系統(tǒng)帶寬使用進行優(yōu)化那么可能一樣的操作我只需要4GB,這種情況下一樣的帶寬,我可以運行兩個窗口,甚至更多。因此,能支持多窗口的平臺,系統(tǒng)優(yōu)化是很深入的。
瑞芯微支持多窗口的功能,就是對帶寬進行有效使用的結(jié)果。
情況2)
同樣場景,如何有效使用帶寬:
我們簡單的拿一個點擊應(yīng)用的場景來舉例,【點擊應(yīng)用到進入應(yīng)用界面】這個操作屬于用戶經(jīng)常操作的場景也屬于瞬間需要高帶寬的場景。按照原系統(tǒng)正常的操作流程,2560×1600操作所需要的峰值帶寬大于9G。在不優(yōu)化的情況下,為了能保證這個場景流暢度,DDR必須長時間出于高頻狀態(tài),那么整機的功耗就會不知不覺中提高,電池壽命也會減少。如果在不優(yōu)化的情況下,在考慮功耗,那能損失的就是用戶體驗,在這個場景中表現(xiàn)為卡頓,不流暢。
我們提倡【帶寬使用效率】,建議大家對系統(tǒng)進行深度優(yōu)化,提倡節(jié)約帶寬,從而達到低功耗以及保證流暢度的用戶體驗。
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 恒玄BES2800芯片:6nm工藝+雙核M55+藍牙5.4的融合之作2025/11/5 9:30:36
- AR眼鏡芯片有哪些選擇2025/10/31 15:13:48
- 一文了解車規(guī)級芯片認證標準2025/9/16 15:40:14
- 探究 MCU 芯片靜電高但產(chǎn)品靜電指標不佳的原因2025/9/4 16:12:23
- 138譯碼器的工作原理2025/8/29 17:04:49
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









