JESD204B接口適合所有的應(yīng)用嗎?
出處:電子技術(shù)設(shè)計(jì) 發(fā)布于:2014-09-23 08:54:54
如果您有接觸使用 FPGA 的高速數(shù)據(jù)采集設(shè)計(jì),沒準(zhǔn)聽說過新術(shù)語“JESD204B”。
我在工作中看到過很多工程師詢問有關(guān) JESD204B 接口的信息以及它如何同 FPGA 協(xié)作。他們特別感興趣的是 JESD204B 接口將如何簡(jiǎn)化設(shè)計(jì)流程。
與LVDS 及CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢(shì),包括更簡(jiǎn)單的布局以及更少的引腳數(shù)。因此它能獲得工程師的青睞和關(guān)注也就不足為奇了,它具備如下系統(tǒng)級(jí)優(yōu)勢(shì):
● 更小的封裝尺寸與更低的封裝成本:JESD204B 不僅采用 8b10b 編碼技術(shù)串行打包數(shù)據(jù),而且還有助于支持高達(dá) 12.5Gbps 的數(shù)據(jù)速率。這可顯著減少數(shù)據(jù)轉(zhuǎn)換器和 FPGA 上所需的引腳數(shù),從而可幫助縮小封裝尺寸,降低封裝成本;
● 簡(jiǎn)化的 PCB 布局與布線:更少的引腳數(shù)可顯著簡(jiǎn)化 PCB 布局與布線,因?yàn)殡娐钒迳系穆窂礁?。由于?duì)畸變管理的需求降低,因此布局和布線可進(jìn)一步簡(jiǎn)化。這是因?yàn)閿?shù)據(jù)時(shí)鐘嵌入在數(shù)據(jù)流中,并在接收器中與彈性緩沖器結(jié)合,無需通過“波形曲線”來匹配長(zhǎng)度。圖 1 是 JESD204B 接口對(duì)簡(jiǎn)化 PCB 布局有多大幫助的實(shí)例;
● 高靈活布局:JESD204B 對(duì)畸變要求低,可實(shí)現(xiàn)更遠(yuǎn)的傳輸距離。這有助于將邏輯器件部署在距離數(shù)據(jù)轉(zhuǎn)換器更遠(yuǎn)的位置,以避免對(duì)靈敏模擬器件產(chǎn)生影響;
● 滿足未來需求:該接口能夠自適應(yīng)不同數(shù)據(jù)轉(zhuǎn)換器分辨率。對(duì)于未來模數(shù)轉(zhuǎn)換器 (ADC) 及數(shù)模轉(zhuǎn)換器 (DAC) 而言,無需對(duì) TX/RX 電路板進(jìn)行物理上的重新設(shè)計(jì)。

圖 1:LVDS DAC 的 PCB 布局(左);采用 JESD204B 的相同 DAC 的 PCB 布局(右)
這是不是意味著您要改用 JESD204B 接口?
不一定。與 LVDS 接口相比,JESD204B 的缺點(diǎn)是具有更長(zhǎng)的時(shí)延,這對(duì)于有些應(yīng)用來說是不可接受的。
盡管 JESD204B 可提供很多優(yōu)勢(shì),但有些應(yīng)用要求極短的時(shí)延,是無時(shí)延。一個(gè)很好的實(shí)例是電子戰(zhàn)中使用的信號(hào)屏蔽器。該設(shè)備不僅要求時(shí)延,而且需要限度地降低任何可能的延遲。
對(duì)于這種應(yīng)用,您應(yīng)該考慮 LVDS 接口,因此它沒有在 JESD204B 上進(jìn)行數(shù)據(jù)串行化的延遲。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對(duì)比2026/2/2 11:06:56
- 模擬信號(hào)調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









