日韩欧美自拍在线观看-欧美精品在线看片一区二区-高清性视频一区二区播放-欧美日韩女优制服另类-国产精品久久久久久av蜜臀-成人在线黄色av网站-肥臀熟妇一区二区三区-亚洲视频在线播放老色-在线成人激情自拍视频

基于DDS技術(shù)的波形發(fā)生器設(shè)計與仿真

出處:電子技術(shù)網(wǎng) 發(fā)布于:2013-09-18 09:20:46

  摘要:本文介紹了基于FPGA技術(shù)的DDS波形發(fā)生器的原理與設(shè)計,并利用SignalTapII嵌入式邏輯分析儀對正弦波、三角波、方波、鋸齒波進行仿真驗證。實驗結(jié)果表明,利用FPGA能在很短時間內(nèi)快速構(gòu)建任意波形,提高了設(shè)計效率,具有實際應(yīng)用價值。

  1.引言

  DDS頻率合成器具有頻率分辨率高,輸出頻點多,可達2N個頻點(假設(shè)DDS相位累加器的字長是N);頻率切換速度快,可達us量級;頻率切換時相位連續(xù)的優(yōu)點,可以輸出寬帶正交信號,其輸出相位噪聲低,對參考頻率源的相位噪聲有改善作用;可以產(chǎn)生任意波形;全數(shù)字化實現(xiàn),便于集成,體積小,重量輕。

  本文介紹了DDS的基本原理,同時針對DDS波形發(fā)生器的FPGA實現(xiàn)進行了簡要介紹,利用SignalTapII嵌入式邏輯分析儀對正弦波、三角波、方波、鋸齒波進行仿真驗證。

  2.DDS波形發(fā)生器的FPGA實現(xiàn)

  FPGA的應(yīng)用不僅使得數(shù)字電路系統(tǒng)的設(shè)計非常方便,而且它的時鐘頻率已可達到幾百兆赫茲,加上它的靈活性和高可靠性,非常適合用于實現(xiàn)波形發(fā)生器的數(shù)字電路部分。使用FPGA設(shè)計DDS電路比采用專用DDS芯片更為靈活,只需改變FPGA中的ROM數(shù)據(jù),DDS就可以產(chǎn)生任意波形,具有相當(dāng)大的靈活性。

  2.1 FPGA設(shè)計流程

  FPGA的設(shè)計框圖如圖1所示,F(xiàn)PGA的主要功能是:產(chǎn)生與外圍電路的接口電路,使其能夠接受外圍邏輯控制信號;保存頻率字,并構(gòu)成相位累加器,產(chǎn)生與主時鐘相同頻率的RAM尋址字;用內(nèi)部的存儲塊構(gòu)成存放多種波形數(shù)據(jù)的ROM,并通過相應(yīng)的控制線進行選擇;構(gòu)造出兩個多波形選擇輸出的輸出通道,其中的一路通道可具備移相功能;用內(nèi)部的PLL倍頻外部低頻晶振,并輸出與主時鐘同頻的時鐘,驅(qū)動片外高速D/A.

  

  2.2 時鐘模塊

  根據(jù)耐奎斯特采樣定理要得到輸出頻率為10MHz的信號,其所輸入的信號時鐘頻率必須達20MHz以上。采樣頻率越高,輸出波形的平坦度越好,同時波形的的采樣點數(shù)也越多,那么獲得的波形質(zhì)量也就越好。本設(shè)計中的DDS模塊是一高速模塊,所以對系統(tǒng)時鐘就有很高的要求,不僅需要有較高的頻率,而且還要有非常高的穩(wěn)定性,如果在FPGA的時鐘端直接加一高頻晶振,不僅時鐘不穩(wěn)定,而且功耗大,費用高,在本設(shè)計中,直接調(diào)用Altera公司的PLL核,在FPGA時鐘端只需加一低頻晶振,通過FPGA內(nèi)部PLL倍頻達到系統(tǒng)時鐘要求,輸出的時鐘相位偏移在允許范圍內(nèi)。

  2.3 DDS控制模塊

  (1)頻率控制字輸入模塊

  頻率控制字輸入模塊如圖2所示,數(shù)據(jù)選擇器控制輸入16位頻率控制字。

  

 ?。?)步進頻率控制模塊

  步進頻率控制模塊如圖3所示,通過一個乘法器來控制步進頻率,具體算法如下:f步進=fc*2147/232.

  

  通過改變乘法器的乘數(shù)來改變步進頻率。要使步進為1Hz那么乘法器的乘數(shù)為22.

 ?。?)頻率累加器

  頻率累加器模塊如圖4所示,通過一個32位加法器跟32位寄存器構(gòu)成頻率累加器,頻率控制字高4位為0.

  

 ?。?)相位寄存器

  相位寄存器模塊如圖5所示,通過一個8位加法器跟8位寄存器構(gòu)成相位寄存器并產(chǎn)生8位波形數(shù)據(jù)地址。

  

 ?。?)波形存儲器設(shè)計

  波形數(shù)據(jù)ROM就是存放波形數(shù)據(jù)的存儲器,大多波形發(fā)生器產(chǎn)品都將波形數(shù)據(jù)存放在外部的ROM中,這樣使得各部分結(jié)構(gòu)清晰,測試、維護更加方便但由于ROM本身讀取速度慢的缺點,使得整個系統(tǒng)性能下降,工作頻率下降,為了解決以上問題,本設(shè)計使用的是用FPGA設(shè)計出ROM,在FPGA中存放波形數(shù)據(jù),使用Quartus II9.0中的Mega Wizard Plug-In Manager來生成一個ROM,如圖6所示。

  

  Mega Wizard Plug-In Manager的設(shè)置,根據(jù)設(shè)計的要求,經(jīng)過七步的設(shè)置,就可以生成一個ROM的IP核。當(dāng)在波形ROM中固化所需波形的一個周期的幅度值后,由地址發(fā)生器產(chǎn)生的地址對波形ROM尋址,依次可取出送至D/A轉(zhuǎn)換及濾波后即可得到所需的模擬波形輸出。計算波形數(shù)據(jù)可以有兩種方法:C語言與matlab計算。

  3.仿真實驗結(jié)果

  按照第2節(jié)的系統(tǒng)設(shè)計,設(shè)計程序到FPGA芯片,使用QuartusII軟件自帶SignalTapII嵌入式邏輯分析進行仿真,觀察信號波形圖,正弦波如圖7,三角波如圖8,方波如圖9,鋸齒波如圖10.

  

  4.總結(jié)

  經(jīng)實驗結(jié)果表明,通過DDS技術(shù)合成的波形具有良好的穩(wěn)定性,易于控制和調(diào)節(jié),利用FPGA能在很短時間內(nèi)快速構(gòu)建任意波形,提高了設(shè)計效率,具有實際應(yīng)用價值。(作者:梁勇,覃琴)

關(guān)鍵詞:基于DDS技術(shù)的波形發(fā)生器設(shè)計與仿真DDS波形發(fā)生器嵌入式頻率合成器

版權(quán)與免責(zé)聲明

凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。

本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。

如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。

51單片機波形發(fā)生器,頻率可調(diào),LCD1602顯示
廣告
OEM清單文件: OEM清單文件
*公司名:
*聯(lián)系人:
*手機號碼:
QQ:
有效期:

掃碼下載APP,
一鍵連接廣大的電子世界。

在線人工客服

買家服務(wù):
賣家服務(wù):
技術(shù)客服:

0571-85317607

網(wǎng)站技術(shù)支持

13606545031

客服在線時間周一至周五
9:00-17:30

關(guān)注官方微信號,
第一時間獲取資訊。

建議反饋

聯(lián)系人:

聯(lián)系方式:

按住滑塊,拖拽到最右邊
>>
感謝您向阿庫提出的寶貴意見,您的參與是維庫提升服務(wù)的動力!意見一經(jīng)采納,將有感恩紅包奉上哦!