ADSP2181實(shí)時(shí)語音處理DSP的方案
出處:中電網(wǎng) 發(fā)布于:2013-03-29 09:33:14
簡介:模擬語音信號變成數(shù)字語音信號,必須經(jīng)過A/D轉(zhuǎn)換,反之,則要進(jìn)行D/A轉(zhuǎn)換。有些語音算法,如MPEG音頻算法要求高保真立體聲,多速率可調(diào),因此選用恰當(dāng)?shù)腁/D,D/A轉(zhuǎn)換器是進(jìn)行語音處理首先要考慮的問題。ADSP2181具有30ns的指令周期,內(nèi)部具有16K×16數(shù)據(jù)RAM和16K×24的程序RAM,可滿足一般語音處理對速度和存儲(chǔ)的要求。ADSP2181還有一個(gè)內(nèi)部DMA接口,能方便地與PC機(jī)交換數(shù)據(jù)。ADSP2181還具有可全雙工工作的兩個(gè)獨(dú)立的串行口,它在進(jìn)行實(shí)時(shí)語音編解碼處理時(shí)也能全雙工工作。
基本特點(diǎn):
AD公司的DSP處理芯片ADSP2181是一種16b的定點(diǎn)DSP芯片,他內(nèi)部存儲(chǔ)空間大、運(yùn)算功能強(qiáng)、接口能力強(qiáng)。
具有以下主要性能:
·25ns的單周期指令執(zhí)行時(shí)間
·片內(nèi)16K字程序存儲(chǔ)器PRAM;片內(nèi)16K字?jǐn)?shù)據(jù)存儲(chǔ)器DRAM
·三個(gè)獨(dú)立的計(jì)算單元ALU、乘法/累加器和桶形移位器
·兩個(gè)獨(dú)立的地址發(fā)生器
·強(qiáng)有力的程序定序器
·循環(huán)無額外時(shí)鐘開銷
·條件算術(shù)指令
·具有壓擴(kuò)硬件和自動(dòng)數(shù)據(jù)緩沖的兩個(gè)雙緩沖串行口
·可編程的內(nèi)部定時(shí)器
·可編程的等待狀態(tài)發(fā)生器
·16比特內(nèi)部DMA口可快速訪問片內(nèi)存儲(chǔ)器
·具有2048個(gè)存儲(chǔ)單元的I/O口支持并行的外圍設(shè)備
·13個(gè)可編程的標(biāo)志管腳可提供靈活的系統(tǒng)信令
·EPROM的自動(dòng)引導(dǎo)或通過內(nèi)部DMA口自動(dòng)引導(dǎo)
方案特點(diǎn)
The evaluation board is designed to be used in conjunction with VisualDSP++development environment to test the capabilities of the ADSP-2181 DSPs.
Analog Devices ADSP-2181SK-133 processor
Operating at an instruction rate of 33 MHz (16.667 external clock)
Analog Audio Interface
AD1847 – Analog Devices stereo codec
Analog Inputs
One stereo pair of 2V RMS AC coupled line-level inputs
One stereo pair of 20 mV RMS AC coupled microphone inputs
Analog Outputs
One stereo pair of 1V RMS AC coupled line-level outputs
Power Source
8 to 10V DC at 300 mA
Environment
0 to 70o centigrade
10 to 90 percent relative humidity (non condensing)
RS-232 Interface
Socketed EPROM
User push buttons
Expansion connectors
User configurable jumper
參考原理圖

圖1 方案系統(tǒng)圖

圖2: 系統(tǒng)原理圖1

圖3 系統(tǒng)原理圖2

圖4 系統(tǒng)原理圖3

圖5 系統(tǒng)layout
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實(shí)踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實(shí)時(shí)執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號完整性2022/9/26 16:45:38
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









