基于ADS的功率放大器設(shè)計(jì)與仿真
出處:skymood 發(fā)布于:2012-05-18 09:56:54
摘 要:為了使射頻功率放大器輸出一定的功率給負(fù)載,采用一種負(fù)載牽引和源牽引相結(jié)合的方法進(jìn)行功率放大器的設(shè)計(jì)。通過ADS軟件對其穩(wěn)定性、輸入/輸出匹配、輸出功率進(jìn)行仿真,并給出清晰的設(shè)計(jì)步驟。結(jié)合設(shè)計(jì)方法給出一個中心頻率為2.6GHz、輸出功率為6.5W 的功率放大器的設(shè)計(jì)及優(yōu)化實(shí)例和仿真結(jié)果。仿真結(jié)果表明,這種方法是可行的,滿足設(shè)計(jì)的要求,并且對功放的設(shè)計(jì)有著重要的參考價值。
0 引 言
隨著無線通信技術(shù)的發(fā)展,無線通信設(shè)備的設(shè)計(jì)要求也越來越高,功率放大器作為發(fā)射機(jī)重要的部分之一,它的性能好壞直接影響著整個通信系統(tǒng)的性能優(yōu)劣,因此,無線系統(tǒng)需要設(shè)計(jì)性能良好的放大器。通過采用EDA工具軟件進(jìn)行電路設(shè)計(jì)可以掌握設(shè)計(jì)電路的性能,進(jìn)一步優(yōu)化設(shè)計(jì)參數(shù),以達(dá)到加速產(chǎn)品開發(fā)進(jìn)程的目的。本文仿真設(shè)計(jì)采用恩智浦半導(dǎo)體的LDMOS晶體管BLF6G27-10G,該晶體管工作頻段在2 500~2 700MHz之間,直流28V供電。具有很好的線性度,它采用特殊工藝,具有良好的熱穩(wěn)定度。同時使用EDA軟件,利用負(fù)載牽引和源牽引相結(jié)合的方法進(jìn)行設(shè)計(jì),使其輸出功率在頻率為2.6 GHz時達(dá)到6.5W.
1 功率放大器的相關(guān)設(shè)計(jì)理論
對于任何功率放大器,它必須在工作頻段內(nèi)是穩(wěn)定的,同時它應(yīng)該具有的輸出功率和的輸出效率,因?yàn)檩敵龉β蕸Q定了通信距離的長短,其效率決定了電池的消耗程度及使用時間。在功放的匹配網(wǎng)絡(luò)設(shè)計(jì)中,需要選擇合適的源阻抗和負(fù)載阻抗,而他們的選擇和功率放大器的穩(wěn)定性、輸出功率、效率以及增益息息相關(guān)。
1.1 穩(wěn)定準(zhǔn)則
穩(wěn)定性是指放大器抑制環(huán)境的變化(如信號頻率、穩(wěn)定、源和負(fù)載等變化時),維持正常工作特性的能力,一個微波管的穩(wěn)定條件是:

式中:D =S11S22-S12S21.
在選定的晶體管的工作條件下若滿足K>1,則此時放大器處在穩(wěn)定狀態(tài),若不滿足此條件,則需進(jìn)行穩(wěn)定性匹配電路的設(shè)計(jì)。
1.2 功率增益
放大器的功率增益(Power Gain)有幾種不同的定義方式,在這里只介紹工作功率增益,這是設(shè)計(jì)時較為關(guān)心的量,它定義為負(fù)載吸收的功率與放大器的輸入功率之比。

1.3 功率附加效率(PAE)
功率附加效率是指射頻輸出功率和輸入功率的差值與供給放大器的直流功率的比值,它既反映了直流功率轉(zhuǎn)化為射頻功率的能力,又反映了放大射頻功率的能力。

1.4 1dB功率壓縮點(diǎn)(P1dB)
當(dāng)晶體管的輸入功率達(dá)到飽和狀態(tài)時,其增益開始下降,或者稱為壓縮。1dB壓縮點(diǎn)為放大器線性增益和實(shí)際的非線性增益之差為1dB的點(diǎn),換句話說,它是放大器增益有1dB壓縮的輸出功率點(diǎn)。
2 設(shè)計(jì)步驟
2.1 靜態(tài)工作點(diǎn)的確定
在晶體管的Datasheet中,給出了漏極(D)的工作電壓和電流,因此,需要通過仿真和測試得到柵極(G)電壓。在ADS中導(dǎo)入BLF6G27-10G 的模型庫,建立直流仿真電路,圖1就是通過對晶體管BLF6G27-10G進(jìn)行直流仿真所獲得的伏安特性曲線。

圖1 直流特性曲線
與BLF6G27-10G的Datasheet給出數(shù)據(jù)相比,本例所仿真出來的靜態(tài)工作點(diǎn)和Datasheet給出數(shù)據(jù)較接近,并且得到了柵極電壓(VGS=1.8V),因此這樣晶體管的靜態(tài)工作點(diǎn)就確定了。
2.2 穩(wěn)定性分析和偏置電路
要使晶體管可靠的工作,必須使晶體管在工作的頻段內(nèi)穩(wěn)定。這一點(diǎn)對于射頻功放是非常重要的,因?yàn)樗赡茉谀承┕ぷ黝l率和終端條件下有產(chǎn)生振蕩的傾向。
因此要對功率管BLF6G27-10G在ADS的環(huán)境中進(jìn)行穩(wěn)定性分析,在ADS 元件面板中調(diào)出扼流電感DC_Feed和隔直電容DC_Block,其中DC_Feed阻止高頻信號通過,而DC_Block則是阻止直流信號通過。建立穩(wěn)定性分析的原理圖如圖2所示,仿真結(jié)果如圖3所示。

圖2 穩(wěn)定性掃描原理圖

圖3 穩(wěn)定性仿真結(jié)果
由仿真結(jié)果圖可得在低頻段功率管處于不穩(wěn)定狀態(tài),即滿足K<1,因此必須添加穩(wěn)定性措施,穩(wěn)定措施有很多種,在本設(shè)計(jì)中,選用并聯(lián)的電阻和電容串接在輸入端口,此方法容易實(shí)現(xiàn),而且穩(wěn)定效果很好。同時參考BLF6G27-10G 的Datasheet,進(jìn)行偏置電路設(shè)計(jì),所得電路圖如圖4所示,仿真結(jié)果如圖5所示。

圖4 加入偏置與穩(wěn)定措施后的電路圖

圖5 加入偏置后的穩(wěn)定性仿真結(jié)果圖
由圖5可得,在加入穩(wěn)定措施和偏置電路后。功率管在很大的頻率范圍內(nèi)都處于穩(wěn)定(K>1),這樣就可以進(jìn)行下一步設(shè)計(jì)了。
2.3 輸入/輸出匹配設(shè)計(jì)
確定靜態(tài)工作點(diǎn)和穩(wěn)定電路后,需要對晶體管的輸入和輸出進(jìn)行匹配設(shè)計(jì),在本例功率放大器的設(shè)計(jì)中,出發(fā)點(diǎn)是輸出大功率,一般是讓晶體管工作在其額定輸出狀態(tài),為了使器件工作在狀態(tài),采用負(fù)載牽引和源牽引相結(jié)合的方法來設(shè)計(jì)輸入/輸出匹配網(wǎng)絡(luò)。
通過在ADS中進(jìn)行負(fù)載牽引和源牽引仿真找出在輸出功率時的阻抗。
首先,進(jìn)行負(fù)載牽引仿真找出負(fù)載阻抗來設(shè)計(jì)輸出匹配電路,負(fù)載牽引仿真原理圖如圖6所示,仿真結(jié)果如圖7所示。

圖6 負(fù)載牽引仿真原理圖

圖7 負(fù)載牽引仿真結(jié)果
由圖7可以得到在輸出功率時,負(fù)載的阻抗為3.004-j1.849,根據(jù)該阻抗值,采用分布參數(shù)與集總參數(shù)混合匹配的方法來設(shè)計(jì)輸出匹配電路。
然后,將設(shè)計(jì)完成的輸出匹配網(wǎng)絡(luò)加入到功率放大電路中進(jìn)行源牽引仿真,源牽引仿真的原理圖與負(fù)載牽引圖相似,源牽引仿真結(jié)果如圖8所示。

圖8 源牽引仿真結(jié)果
從源牽引仿真結(jié)果得到,在功率輸出時源阻抗為11.503-j13.802;根據(jù)該阻抗值,采用與輸出匹配網(wǎng)絡(luò)相同的方法,利用Smith圓圖進(jìn)行源端的匹配設(shè)計(jì),根據(jù)要求指標(biāo)進(jìn)行優(yōu)化,使得放大器的增益和輸出功率更加符合設(shè)計(jì)要求,經(jīng)過優(yōu)化后的功率放大電路如圖9所示,仿真結(jié)果如圖10所示。

圖9 優(yōu)化后的功率放大電路圖

圖10 功率放大器仿真結(jié)果圖
通過仿真圖可以得到在2.6GHz時,輸入功率為19dBm 時,輸出功率為38.318dBm,即能夠達(dá)到6.5W的輸出功率。小于功放的1dB壓縮點(diǎn),功率增益為19dB左右,效率達(dá)到45%左右,滿足設(shè)計(jì)指標(biāo)的要求。
3 結(jié) 論
本文提出了利用負(fù)載牽引和源牽引相結(jié)合的方法設(shè)計(jì)功率放大器,可以快速設(shè)計(jì)既滿足輸出功率又滿足附加效率要求的方法,因此可以簡化設(shè)計(jì)流程,極大地方便和加快產(chǎn)品的開發(fā),而且對于射頻工程師來講,利用EDA軟件輔助設(shè)計(jì)是極為重要的,可以大大減少工程師的工作量,并能提高工作效率,降低成本。
參考文獻(xiàn):
[1]. Datasheet datasheet http://www.hbjingang.com/datasheet/Datasheet_1091991.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對比2026/2/2 11:06:56
- 模擬信號調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









