多層 PCB 電路板設(shè)計(jì)方法
出處:lshlin 發(fā)布于:2012-11-20 09:55:06
1.層數(shù)的選擇和疊加原則
確定多層 PCB 板的層疊結(jié)構(gòu)需要考慮較多的因素。從布線(xiàn)方面來(lái)說(shuō),層數(shù)越多越利于布線(xiàn) 但是制層數(shù)越多越利于布線(xiàn),但是制層數(shù)越多越利于布線(xiàn) 板成本和難度也會(huì)隨之增加。對(duì)于生產(chǎn)廠家來(lái)說(shuō),層疊結(jié)構(gòu)對(duì)稱(chēng)與否 PCB 板制造時(shí)需要關(guān)注的焦 層疊結(jié)構(gòu)對(duì)稱(chēng)與否是 板成本和難度也會(huì)隨之增加 層疊結(jié)構(gòu)對(duì)稱(chēng)與否 點(diǎn),所以層數(shù)的選擇需要考慮各方面的需求,以達(dá)到的平衡。
對(duì)于有經(jīng)驗(yàn)的設(shè)計(jì)人員來(lái)說(shuō),在完成元器件的預(yù)布局后,會(huì)對(duì) PCB 的布線(xiàn)瓶頸處進(jìn)行重點(diǎn)分析 結(jié) 完成元器件的預(yù)布局后的布線(xiàn)瓶頸處進(jìn)行重點(diǎn)分析 頸處進(jìn)行重點(diǎn)分析。結(jié) 完成元器件的預(yù)布局后工具分析電路板的布線(xiàn)密度;再綜合有特殊布線(xiàn)要求的信號(hào)線(xiàn)如差分線(xiàn)、敏感信號(hào)線(xiàn) 有特殊布線(xiàn)要求的信號(hào)線(xiàn)如差分線(xiàn) 合其他 EDA 工具分析電路板的布線(xiàn)密度有特殊布線(xiàn)要求的信號(hào)線(xiàn)如差分線(xiàn)、敏感信號(hào)線(xiàn)等 的數(shù)量和種類(lèi)來(lái)確定信號(hào)層的層數(shù) 然后根據(jù)電源的種類(lèi)、來(lái)確定信號(hào)層的層數(shù); 根據(jù)電源的種類(lèi)、 隔離和抗干擾的要求來(lái)確定內(nèi)電層的數(shù)目。來(lái)確定信號(hào)層的層數(shù) 根據(jù)電源的種類(lèi) 隔離和抗干擾的要求來(lái)確定內(nèi)電層的數(shù)目 這樣,整個(gè)電路板的板層數(shù)目就基本確定了。
確定了電路板的層數(shù)后,接下來(lái)的工作便是合理地排列各層電路的放置順序。在這一步驟中,需要考慮的因素主要有以下兩點(diǎn):
(1)特殊信號(hào)層的分布
(2)電源層和地層的分布
如果電路板的層數(shù)越多,特殊信號(hào)層、地層和電源層的排列組合的種類(lèi)也就越多,如何來(lái)確定哪種組合方式也越困難,但總的原則有以下幾條:
地層,利用內(nèi)電層的大銅膜來(lái)為信號(hào)層提供屏蔽:
(1)信號(hào)層應(yīng)該與一個(gè)內(nèi)電層相鄰(內(nèi)部電源 地層),利用內(nèi)電層的大銅膜來(lái)為信號(hào)層提供屏蔽。
(2)內(nèi)部電源層和地層之間應(yīng)該緊密耦合,也就是說(shuō),內(nèi)部電源層和地層之間的介質(zhì)厚度應(yīng)該取較)內(nèi)部電源層和地層之間應(yīng)該緊密耦合,也就是說(shuō), 小的值,以提高電源層和地層之間的電容,增大諧振頻率。小的值,以提高電源層和地層之間的電容,增大諧振頻率。
(3)電路中的高速信號(hào)傳輸層應(yīng)該是信號(hào)中間層,并且?jiàn)A在兩個(gè)內(nèi)電層之間。這樣兩個(gè)內(nèi)電層的銅膜可以為高速信號(hào)傳輸提供電磁屏蔽,同時(shí)也能有效地將高速信號(hào)的輻射限制在兩個(gè)內(nèi)電層之間,不對(duì)外造成干擾。
(4)避免兩個(gè)信號(hào)層直接相鄰。相鄰的信號(hào)層之間容易引入串?dāng)_,從而導(dǎo)致電路功能失效;在兩信號(hào)層之間加入地平面可以有效地避免串?dāng)_。
(5)多個(gè)接地的內(nèi)電層可以有效地降低接地阻抗;例如,A 信號(hào)層和 B 信號(hào)層采用各自單獨(dú)的地平 面,可以有效地降低共模干擾。
(6)兼顧層結(jié)構(gòu)的對(duì)稱(chēng)性。
2.常用的層疊結(jié)構(gòu)
下面通過(guò) 4 層板的例子來(lái)說(shuō)明如何優(yōu)選各種層疊結(jié)構(gòu)的排列組合方式:
對(duì)于常用的 4 層板來(lái)說(shuō),有以下幾種層疊方式(從頂層到底層):
(1)Siganl_1(Top),GND(Inner_1),POWER(Inner_2),Siganl_2(Bottom)。
(2)Siganl_1(Top),POWER(Inner_1),GND(Inner_2),Siganl_2(Bottom)。
(3)POWER(Top),Siganl_1(Inner_1),GND(Inner_2),Siganl_2(Bottom)。
顯然,方案 3 電源層和地層缺乏有效的耦合,不應(yīng)該被采用。
那么方案 1 和方案 2 應(yīng)該如何進(jìn)行選擇呢?
一般情況下,設(shè)計(jì)人員都會(huì)選擇方案 1 作為 4 層板的結(jié)構(gòu)。原因并非方案 2 不可被采用,而是一般的 PCB 板都只在頂層放置元器件,所以采用方案 1 較為 妥當(dāng)。但是當(dāng)在頂層和底層都需要放置元器件,而且內(nèi)部電源層和地層之間的介質(zhì)厚度較大,耦合不佳時(shí),就需要考慮哪一層布置的信號(hào)線(xiàn)較少。對(duì)于方案 1 而言,底層的信號(hào)線(xiàn)較少,可以采用大面積 的銅膜來(lái)與 POWER 層耦合;反之,如果元器件主要布置在底層,則應(yīng)該選用方案 2 來(lái)制板。
在完成 4 層板的層疊結(jié)構(gòu)分析后, 下面通過(guò)一個(gè) 6 層板組合方式的例子來(lái)說(shuō)明 6 層板層疊結(jié)構(gòu)的排列 組合方式和優(yōu)選方法:
(1)Siganl_1(Top),GND(Inner_1),Siganl_2(Inner_2),Siganl_3(Inner_3),POWER (In)。 方案 1 采用了 4 層信號(hào)層和 2 層內(nèi)部電源/接地層,具有較多的信號(hào)層,有利于元器件之間的布線(xiàn)工作,但是該方案的缺陷也較為明顯,表現(xiàn)為以下兩方面:
① 電源層和地線(xiàn)層分隔較遠(yuǎn),沒(méi)有充分耦合
② 信號(hào)層 Siganl_2(Inner_2)和 Siganl_3(Inner_3)直接相鄰,信號(hào)隔離性不好,容易發(fā)生串?dāng)_
(2)Siganl_1(Top),Siganl_2(Inner_1),POWER(Inner_2),GND(Inner_3),Siganl_3 (In)。
方案 2 相對(duì)于方案 1, 電源層和地線(xiàn)層有了充分的耦合, 比方案 1 有一定的優(yōu)勢(shì), 但是 Siganl_1 (Top) 和 Siganl_2(Inner_1)以及 Siganl_3(Inner_4)和 Siganl_4(Bottom)信號(hào)層直接相鄰,信號(hào)隔 離不好,容易發(fā)生串?dāng)_的問(wèn)題并沒(méi)有得到解決。
),GND(Inner_1), ),Siganl_2(Inner_2), ),POWER(Inner_3),),GND (3)Siganl_1(Top), ) ( ), ( ), ( ), ( ), (Inner_)。)。
相對(duì)于方案 1 和方案 2,方案 3 減少了一個(gè)信號(hào)層,多了一個(gè)內(nèi)電層,雖然可供布線(xiàn)的層面減少了,但是該方案解決了方案 1 和方案 2 共有的缺陷:
① 電源層和地線(xiàn)層緊密耦合
② 每個(gè)信號(hào)層都與內(nèi)電層直接相鄰,與其他信號(hào)層均有有效的隔離,不易發(fā)生串?dāng)_
③ Siganl_2(Inner_2)和兩個(gè)內(nèi)電層 GND(Inner_1)和 POWER(Inner_3)相鄰,可以用來(lái)傳 ( ) ( ) ( )相鄰,兩個(gè)內(nèi)電層可以有效地屏蔽外界對(duì) Siganl_2 Inner_2) 輸高速信號(hào)。 高速信號(hào)。 兩個(gè)內(nèi)電層可以有效地屏蔽外界對(duì)( ) 層的干擾和 Siganl_2 Inner_2) ( ) 對(duì)外界的干擾。
綜合各個(gè)方面,方案 3 顯然是化的一種,同時(shí),方案 3 也是 6 層板常用的層疊結(jié)構(gòu)。
通過(guò)對(duì)以上兩個(gè)例子的分析,相信讀者已經(jīng)對(duì)層疊結(jié)構(gòu)有了一定的認(rèn)識(shí),但是在有些時(shí)候,某一個(gè)方案并不能滿(mǎn)足所有的要求,這就需要考慮各項(xiàng)設(shè)計(jì)原則的優(yōu)先級(jí)問(wèn)題。遺憾的是由于電路板的板層設(shè) 計(jì)和實(shí)際電路的特點(diǎn)密切相關(guān),不同電路的抗干擾性能和設(shè)計(jì)側(cè)重點(diǎn)各有所不同,所以事實(shí)上這些原則并沒(méi)有確定的優(yōu)先級(jí)可供參考。但可以確定的是,設(shè)計(jì)原則 2(內(nèi)部電源層和地層之間應(yīng)該緊密耦 設(shè)計(jì)原則 (內(nèi)部電源層和地層之間應(yīng)該緊密耦如果電路中需要傳輸高速信號(hào), 合)在設(shè)計(jì)時(shí)需要首先得到滿(mǎn)足,另外如果電路中需要傳輸高速信號(hào),那么設(shè)計(jì)原則 3(電路中的高在設(shè)計(jì)時(shí)需要首先得到滿(mǎn)足, 如果電路中需要傳輸高速信號(hào) ( 速信號(hào)傳輸層應(yīng)該是信號(hào)中間層,并且?jiàn)A在兩個(gè)內(nèi)電層之間)就必須得到滿(mǎn)足速信號(hào)傳輸層應(yīng)該是信號(hào)中間層,并且?jiàn)A在兩個(gè)內(nèi)電層之間)就必須得到滿(mǎn)足。
欲想了解更多多層PCB電路板設(shè)計(jì)方法請(qǐng)點(diǎn)擊:http://www.hbjingang.com/product/searchfile/5316.html
上一篇:PCB板布線(xiàn)原則
下一篇:多層PCB布局的一般原則
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線(xiàn)寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









