無(wú)源晶振和有源晶振那些事
出處:互聯(lián)網(wǎng) 發(fā)布于:2012-11-16 11:23:04
無(wú)源晶振為crystal(晶體),無(wú)源晶振是有2個(gè)引腳的無(wú)極性元件,需要借助于時(shí)鐘電路才能產(chǎn)生振蕩信號(hào),自身無(wú)法振蕩起來(lái),所以“無(wú)源晶振”這個(gè)說(shuō)法并不準(zhǔn)確。無(wú)源晶振沒(méi)有電壓的問(wèn)題,信號(hào)電平是可變的,也就是說(shuō)是根據(jù)起振電路來(lái)決定的,同樣的晶振可以適用于多種電壓,可用于多種不同時(shí)鐘信號(hào)電壓要求,而且價(jià)格通常也較低,因此對(duì)于一般的應(yīng)用如果條件許可建議用晶體,這尤其適合于產(chǎn)品線(xiàn)豐富批量大的生產(chǎn)者。無(wú)源晶振相對(duì)于晶振而言其缺陷是信號(hào)質(zhì)量較差,通常需要匹配外圍電路(用于信號(hào)匹配的電容、電感、電阻等),更換不同頻率的晶體時(shí)周邊配置電路需要做相應(yīng)的調(diào)整。使用時(shí)建議采用較高的石英晶體,盡可能不要采用低的陶瓷晶體。
單片機(jī)的無(wú)源晶振(晶體)兩旁的電容,是晶體的匹配電容,只有在外部所接電容匹配的條件下,才能近似達(dá)到標(biāo)稱(chēng)頻率。一般情況下是30pF左右。
有源晶振則叫做oscillator(振蕩器),有源晶振有4只引腳,是一個(gè)完整的振蕩器,其中除了石英晶體外,還有晶體管和阻容元件,因此體積較大。
有源晶振,信號(hào)質(zhì)量好,比較穩(wěn)定,而且連接方式相對(duì)簡(jiǎn)單(主要是做好電源濾波),不需要復(fù)雜的配置電路。相對(duì)于無(wú)源晶體,有源晶振的缺陷是其信號(hào)電平是固定的,需要選擇好合適輸出電平,靈活性較差,價(jià)格相對(duì)較高。對(duì)于時(shí)序要求敏感的應(yīng)用,還是有源的晶振好,因?yàn)榭梢赃x用比較精密的晶振,甚至是的溫度補(bǔ)償晶振。有源晶振相比于無(wú)源晶體通常體積較大,但現(xiàn)在許多有源晶振是表貼的,體積和晶體相當(dāng),有的甚至比許多晶體還要小。如果要求系統(tǒng)比較穩(wěn)定,比如MPU CPLD FPGA等則選擇有源晶振。
晶振的幾點(diǎn)注意事項(xiàng)
1、需要倍頻的DSP需要配置好PLL周邊配置電路,主要是隔離和濾波;
2、20MHz以下的晶體晶振基本上都是基頻的器件,穩(wěn)定度好,20MHz以上的大多是諧波的(如3次諧波、5次諧波等等),穩(wěn)定度差,因此強(qiáng)烈建議使用低頻的器件,畢竟倍頻用的PLL電路需要的周邊配置主要是電容、電阻、電感,其穩(wěn)定度和價(jià)格方面遠(yuǎn)遠(yuǎn)好于晶體晶振器件;
3、時(shí)鐘信號(hào)走線(xiàn)長(zhǎng)度盡可能短,線(xiàn)寬盡可能大,與其它印制線(xiàn)間距盡可能大,緊靠器件布局布線(xiàn),必要時(shí)可以走內(nèi)層,以及用地線(xiàn)包圍;
4、通過(guò)背板從外部引入時(shí)鐘信號(hào)時(shí)有特殊的設(shè)計(jì)要求,需要詳細(xì)參考相關(guān)的資料。
此外還要做一些說(shuō)明:
總體來(lái)說(shuō)晶振的穩(wěn)定度等方面好于晶體,尤其是精密測(cè)量等領(lǐng)域,絕大多數(shù)用的都是的晶振,這樣就可以把各種補(bǔ)償技術(shù)集成在一起,減少了設(shè)計(jì)的復(fù)雜性。試想,如果采用晶體,然后自己設(shè)計(jì)波形整形、抗干擾、溫度補(bǔ)償,那樣的話(huà)設(shè)計(jì)的復(fù)雜性將是什么樣的呢?我們這里設(shè)計(jì)射頻電路等對(duì)時(shí)鐘要求高的場(chǎng)合,就是采用高溫補(bǔ)晶振的,工業(yè)級(jí)的要好幾百元一個(gè)。
特殊領(lǐng)域的應(yīng)用如果找不到合適的晶振,也就是說(shuō)設(shè)計(jì)的復(fù)雜性超出了市場(chǎng)上成品晶振水平,就必須自己設(shè)計(jì)了,這種情況下就要選用晶體了,不過(guò)這些晶體肯定不是市場(chǎng)上的普通晶體,而是特殊的高端晶體,如紅寶石晶體等等。
無(wú)源晶振和有源晶振的優(yōu)缺點(diǎn):
無(wú)源晶振相對(duì)于晶振而言其缺陷是信號(hào)質(zhì)量較差,通常需要匹配外圍電路(用于信號(hào)匹配的電容、電感、電阻等),更換不同頻率的晶體時(shí)周邊配置電路需要做相應(yīng)的調(diào)整。建議采用較高的石英晶體,盡可能不要采用低的陶瓷警惕。
相對(duì)于無(wú)源晶振,有源晶振的缺陷是其信號(hào)電平是固定的,需要選擇好合適輸出電平,靈活性較差,而且價(jià)格高。對(duì)于時(shí)序要求敏感的應(yīng)用,個(gè)人認(rèn)為還是有源的晶振好,因?yàn)榭梢赃x用比較精密的晶振,甚至是的溫度補(bǔ)償晶振。
更多關(guān)于無(wú)源晶振的技術(shù)資料請(qǐng)參考:http://www.hbjingang.com/product/info/6002.html
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響2026/4/10 11:07:36
- 連接器耐腐蝕性能測(cè)試方法2026/4/10 10:56:32
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題2026/4/9 10:13:50
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析2026/4/9 10:02:52
- 連接器選型中容易忽略的關(guān)鍵參數(shù)2026/4/8 10:32:54
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線(xiàn)寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









