等離子(PDP)彩電存儲(chǔ)器介紹(下)
出處:ljxh401 發(fā)布于:2011-09-08 10:23:29
(接上期http://www.hbjingang.com/data/html/2011-9-8/98269.html)
并行I2C 總線存儲(chǔ)器29LV800TE 引腳排列示意圖如圖2 所示。

圖2 并行I 2C總線存儲(chǔ)器29LV800TE引腳排列示意圖
(2)SPI 串行I 2C 總線存儲(chǔ)器SST25VF512 介紹
SPI I2C 總線是摩托羅拉公司推出的串行總線系統(tǒng),它可以使存儲(chǔ)器與MCU 以串行方式進(jìn)行通信以交換信息。SPI 串行I2C 總線存儲(chǔ)器(SST25VF512)引腳排列示意圖如圖3所示。

圖3 SPI 串行I 2C總線存儲(chǔ)器引腳圖
SST25VF512是512 Kbit存儲(chǔ)器,采用單3.3 V 供電。
圖3 中,CE# 引腳為芯片的片選端,當(dāng)MCU 需要對該芯片進(jìn)行讀/ 寫操作時(shí),必須首先選中該芯片,即在CE# 端送出低電平時(shí),才能對存儲(chǔ)器進(jìn)行讀/ 寫。
SO 為MCU 輸入/Flash數(shù)據(jù)輸出端;WP# 為寫保護(hù)端,低電平有效,也就是說,當(dāng)該腳為低電平時(shí),禁止向芯片寫入數(shù)據(jù)。
SI 為MCU 輸出/Flash數(shù)據(jù)輸入端;SCK 為串行時(shí)鐘端。
HOLD# 為讀/ 寫控制腳,當(dāng)該腳為低電平時(shí),可暫時(shí)使存儲(chǔ)器停止工作。
從以上可以看出,使用SPI 串行I2C 總線存儲(chǔ)器,使用的數(shù)據(jù)線和控制線很少,電路結(jié)構(gòu)簡潔,因此,可以簡化電路設(shè)計(jì),提高設(shè)計(jì)的可靠性,讀/寫速度沒有并行I2C 總線存儲(chǔ)器快,存儲(chǔ)容量也沒有并行存儲(chǔ)器大。
?。ㄍ辏?/FONT>
欲了解更多信息,請登陸www.hbjingang.com/data
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 汽車電子常用電子元器件選型指南2026/4/13 16:04:25
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)2026/4/13 15:12:18
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析2026/4/13 13:48:56
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響2026/4/10 11:07:36
- 連接器耐腐蝕性能測試方法2026/4/10 10:56:32
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法









