解析控制板級時鐘分配期間出現(xiàn)的EMI
出處:Lin Wu,德州儀器 (TI) 產(chǎn)品市場營銷經(jīng)理 發(fā)布于:2011-09-02 09:26:10
今天,我們來談?wù)勊?a href="http://www.hbjingang.com" target="_blank">電子系統(tǒng)都存在的一種常見問題--電磁干擾也即EMI,并側(cè)重討論時鐘的影響。
EMI是ElectroMagneticInterference的縮寫,有傳導(dǎo)干擾和輻射干擾兩種。傳導(dǎo)干擾是指通過導(dǎo)電介質(zhì)把一個電網(wǎng)絡(luò)上的信號耦合(干擾)到另一個電網(wǎng)絡(luò)。輻射干擾是指干擾源通過空間把其信號耦合(干擾)到另一個電網(wǎng)絡(luò)。在高速PCB及系統(tǒng)設(shè)計中,高頻信號線、集成電路的引腳、各類接插件等都可能成為具有天線特性的輻射干擾源,能發(fā)射電磁波并影響其他系統(tǒng)或本系統(tǒng)內(nèi)其他子系統(tǒng)的正常工作。
由于兩個原因,時鐘信號常歸咎于EMI.即使時鐘低頻率運(yùn)行,較好的時鐘上升/下降沿也包含大量的奇次諧波,其在更高頻率時會引起EMI.另外,時鐘通常會在板上傳播一段較長的距離,從而更可能給其他組件帶來干擾。通常,EMI可通過頻譜分析儀測量,如圖1所示。圖中,綠色信號存在一些超出紅色FCC屏蔽的頻率分量(300MHz、400MHz和500MHz等)。

圖 1 板級 EMI 測量實例
控制時鐘引起EMI的一些方法都基于上述兩種方式:屏蔽、去耦、精心布局,以及改變時鐘源特性。
屏蔽方法使用導(dǎo)體將EMI徹底包起來接地。利用這種方法,電磁能量被控制在系統(tǒng)內(nèi)部。另外,它還使外部信號更難以將EMI帶入系統(tǒng)。這種方法對傳導(dǎo)性EMI和輻射性EMI都有效。一般而言,這種方法在保護(hù)系統(tǒng)的敏感部件時成本較高,并且占用空間。高頻時效果較好。在100MHz以下時鐘頻率或邊緣速率情況下,EMI自屏蔽層以上時鐘信號耦合,而屏蔽層本身也產(chǎn)生輻射。這種情況下,屏蔽的效果極其有限。一種解決方法是使用RF線圈。
大多數(shù)情況下,較好的去耦和精心的布局比屏蔽方法更能減少傳導(dǎo)性EMI.
簡單的講就是需能(電)源的器件叫有源器件。有源器件一般用來信號的放大、轉(zhuǎn)換等。有源器件(activedevices,被動元件),是一種電子元件,需要能量來實行他特定的功能。有源器件的基本定義:如果電子元器件工作時,其內(nèi)部有電源存在,則這種器件叫做有源器件。
在每個有源器件(盡可能靠近器件連接電源或接地)上安裝旁路或者"去耦"電容有助于引導(dǎo)時鐘或任何其他高頻信號組件直接接地,而非干擾其他信號。至少用兩個數(shù)量級,交替這些旁路電容器的值。如果可能,選擇表面貼裝類型。在板上給去耦組件一個占位器(positionholder)一直都是一個不錯的辦法。
就您的布局而言,基本原則是讓接地返回路徑短一些,并化信號環(huán)路。使用較短的過孔組件線。盡可能地靠近PCB貼裝組件,并將與時鐘線跡相關(guān)的所有組件都靠近放置在一起。如果可以的話,請使用差分信號。實事證明,使用一個專用接地層和多層布局較為高效。但是,這會增加電路板成本。對于一些如便攜式系統(tǒng)等成本敏感型設(shè)計而言,這樣做并不可取。這些情況下,改變時鐘信號本身可有效地減少EMI源,同時更便宜,也更靈活。
一種方法是減少信號擺動來降低峰值能量。增加串聯(lián)電阻減慢時鐘上升/下降沿,從而減少諧波。另一種普遍使用的方法是使用擴(kuò)頻時鐘(SSC),有意將時鐘能量傳播至更寬的頻帶,這樣便使峰值能量降低。這種SSC功能被集成到大多數(shù)我們的時鐘器件中。下次,我們將對其做更詳細(xì)的討論。
降低擺動或使用邊緣控制的缺點是使時鐘的抗噪性變差。使用SSC增加了時鐘的抖動。就消費類電子產(chǎn)品而言,通常較少關(guān)注這些。但是,對于一些高應(yīng)用而言,這些方法通常不是的方法。
結(jié)論
總之,降低EMI方法的選擇涉及您的應(yīng)用、時鐘頻率和成本/性能考慮等諸多方面。一般而言,它是所有上述方法的綜合。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開發(fā)實踐指南2026/1/6 10:40:19
- 嵌入式實時操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計實踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開啟異核通信新時代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識2025/7/14 16:59:04
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









