什么是負(fù)載調(diào)整率與電源調(diào)整率
出處:stuartlh 發(fā)布于:2011-08-23 10:42:28
1 負(fù)載調(diào)整率 (LOAD REGULATION)
電源負(fù)載的變化會(huì)引起電源輸出的變化,負(fù)載增加,輸出降低,相反負(fù)載減少,輸出升高。好的電源負(fù)載變化引起的輸出變化減到,通常指標(biāo)為3%~5%。
負(fù)載調(diào)整率是衡量電源好壞的指標(biāo)。好的電源輸出接負(fù)載時(shí)電壓降小。
負(fù)載調(diào)整率=(滿載時(shí)輸出電壓-半載時(shí)輸出電壓)/額定負(fù)載時(shí)輸出電壓。
2 電源調(diào)整率(LINE REGULATION,又名線電壓調(diào)整率)
電源調(diào)整率的定義為電源供應(yīng)器於輸入電壓變化時(shí)提供其穩(wěn)定輸出電壓的能力。此項(xiàng)測(cè)試系用來(lái)驗(yàn)證電源供應(yīng)器在惡劣之電源電壓環(huán)境下,如夏天之中午(因氣溫高,用電需求量)其電源電壓;又如冬天之晚上(因氣溫低,用電需求量)其電源電壓。在前述之兩個(gè)極端下驗(yàn)證電源供應(yīng)器之輸出電源之穩(wěn)定度是否合乎需求之規(guī)格。
電源調(diào)整率通常以一正常之固定負(fù)載(Nominal Load)下,由輸入電壓變化所造成其輸出電壓偏差率(deviation)的百分比,如下列公式所示: V0(max)-V0(min) / V0(normal) 電源調(diào)整率亦可用下列方式表示之:於輸入電壓變化下,其輸出電壓之偏差量須於規(guī)定之上下限范圍內(nèi),即輸出電壓之上下限以內(nèi)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 開關(guān)電源的工作原理與基本結(jié)構(gòu)2026/4/3 14:25:27
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問(wèn)題分析









