印度學(xué)生提出一項(xiàng)節(jié)省功耗的DSP設(shè)計(jì)技術(shù)
出處:互聯(lián)網(wǎng) 發(fā)布于:2011-06-07 08:12:25
隨著半導(dǎo)體工藝的飛速發(fā)展和芯片工作頻率的提高,芯片的功耗迅速增加,而功耗增加又將導(dǎo)致芯片發(fā)熱量的增大和可靠性的下降。
因此,功耗已經(jīng)成為深亞微米集成電路設(shè)計(jì)中的一個(gè)重要考慮因素。 為了使產(chǎn)品更具競(jìng)爭(zhēng)力,業(yè)界對(duì)芯片設(shè)計(jì)的要求已從單純追求高性能、小面積轉(zhuǎn)為對(duì)性能、面積、功耗的綜合要求。低功耗設(shè)計(jì)對(duì)降低整個(gè)系統(tǒng)的功耗具有重要的意義。
科因巴托爾的PSG技術(shù)學(xué)院的工程學(xué)生們近提出了高能效DSP和其它處理器的設(shè)計(jì)提案,這些提案包括了一種新的加法器設(shè)計(jì),可以通過邏輯分解應(yīng)用于乘法器電路上。
在近這里舉行的超大規(guī)模集成電路學(xué)會(huì)上的一篇論文中,SundeepkumarAgarwal,V.K.Pavankumar和R.Yokesh描述了一種全加器結(jié)構(gòu),這種全加器基于補(bǔ)碼傳遞晶體管邏輯(CPL),它主要包括NMOS晶體管和上拉PMOS晶體管,用以獲得更好的輸出電壓,他們表示這種結(jié)構(gòu)比已有的加法器更快,同時(shí)能效更高。
“基于NMOS晶體管應(yīng)用的正反饋效應(yīng),這種電路結(jié)構(gòu)本身就具有很快的速度,同時(shí)這種特性還可以用來縮小晶體管的寬度,因此可以在保持速度的同時(shí)減少能量消耗?!闭撐闹羞€寫到:“提案中的加法器的結(jié)構(gòu)在‘和’以及‘進(jìn)位’信號(hào)之間取得平衡,因此可以減少樹狀結(jié)構(gòu)電路中的同時(shí)到達(dá)的信號(hào)之間不必要的干擾脈沖。
這項(xiàng)設(shè)計(jì)中比通常的設(shè)計(jì)使用了更多的晶體管,因?yàn)樗枰?個(gè)反向器用于產(chǎn)生補(bǔ)碼信號(hào)?!氨M管如此,當(dāng)加法器在乘法器上應(yīng)用時(shí),輸入的補(bǔ)碼信號(hào)可以通過前的輸出產(chǎn)生,這樣可以減少晶體管數(shù)量,”作者進(jìn)一步補(bǔ)充:“同時(shí),由于使用了上拉晶體管,即使不使用反向器,加法器的驅(qū)動(dòng)性能也相當(dāng)?!?/P>
“因此,輸出反向器可用于設(shè)計(jì)的其他方面。例如,在4位行波進(jìn)位加法器中,第2級(jí)和第4級(jí)的加法器不需要用輸出反向器進(jìn)行進(jìn)位產(chǎn)生,因此,加法器鏈上的反向器延遲每?jī)杉?jí)全加器抵消,因此可以減少4個(gè)晶體管,類似的,在乘法器這樣的復(fù)雜設(shè)計(jì)中,用于產(chǎn)生“和”以及“進(jìn)位”的輸出反向器可以用于其它方面,因此可以改善電路的速度和減小面積。
DSP(數(shù)字處理器)作為數(shù)字系統(tǒng)的部件,目前已被廣泛應(yīng)用于便攜、通訊、醫(yī)療等多種領(lǐng)域。而不管在何種領(lǐng)域中,低功耗都是不變的主旋律。傳統(tǒng)老牌企業(yè)為了在市場(chǎng)中站穩(wěn)腳跟,或者初創(chuàng)公司為了一炮打響,都選擇低功耗領(lǐng)域作為其產(chǎn)品的主要賣點(diǎn)之一。
乘法器設(shè)計(jì)
純組合邏輯構(gòu)成的乘法器工作速度比較快,但同時(shí)占用的硬件資源也相對(duì)較多,很難實(shí)現(xiàn)寬位數(shù)據(jù)的乘法器。為解決這類問題,聰明的工程師發(fā)明了很多快速乘法器,如陣列乘法器、樹形乘法器和桶形移位乘法器等。它們各自有其優(yōu)缺點(diǎn),實(shí)際應(yīng)用時(shí),需要針對(duì)不同的應(yīng)用場(chǎng)合和應(yīng)用需求選取合適的快速乘法器結(jié)構(gòu)
為了改善DSP的部件乘法器的性能,論文的作者們還提案了另一項(xiàng)利用邏輯分解的技術(shù),利用減少內(nèi)部節(jié)點(diǎn)的偽晶體管的數(shù)量加快速度削減能耗。
以一個(gè)8x8的乘法器為例,當(dāng)進(jìn)行邏輯分解時(shí),研究人員在級(jí)使用4個(gè)4x4乘法器然后組合所有的部分積,這些4x4乘法器的輸出組合成為的結(jié)果。實(shí)驗(yàn)中使用了現(xiàn)行的樹狀結(jié)構(gòu)乘法器,也就是大家熟知的Wallace快速乘法器。
分解邏輯需要額外的電路結(jié)構(gòu)用于進(jìn)行4x4乘法器輸出相加,但是其并行處理的結(jié)構(gòu)可以獲得極大的速度改善,由于的加法器電路的輸入都是并行同時(shí)到達(dá),因此減少了尖脈沖的干擾,因此也就降低了能量損失。
研究人員還表示這種邏輯分解可以進(jìn)一步進(jìn)行,例如4x4的乘法器可以進(jìn)一步分解為兩個(gè)2x4的乘法器或者4個(gè)2x2的乘法器,不過這樣帶來的額外電路的代價(jià)會(huì)超過從數(shù)據(jù)并行處理中的收益。
基于這項(xiàng)提案的仿真在TSpice平臺(tái)上通過,使用臺(tái)積電180納米技術(shù)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實(shí)踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實(shí)時(shí)執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號(hào)完整性2022/9/26 16:45:38
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









