在ADC及相關(guān)領(lǐng)域中TWLA500的應(yīng)用
出處:與非網(wǎng) 發(fā)布于:2011-06-29 15:46:03

FAE:現(xiàn)場(chǎng)技術(shù)支持。給客戶提供你所銷售產(chǎn)品應(yīng)用上的技術(shù)支持,并對(duì)客戶提出的質(zhì)量問(wèn)題進(jìn)行處理。FAE與客戶直接接觸,在產(chǎn)品的應(yīng)用和市場(chǎng)方向上有信息上的優(yōu)勢(shì),很多時(shí)候FAE的表現(xiàn)決定了定單的成敗。這個(gè)工作的重要性可見(jiàn)一斑。

圖1 ADC演示板
TWLA500用于以下幾個(gè)方面:
在邏輯分析儀的功能方面
FPGA的測(cè)試
首先:便于攜帶是其的優(yōu)點(diǎn),這對(duì)于FAE的客戶應(yīng)用支持是非常方便的。
其次:半導(dǎo)體廠家多用FPGA對(duì)其ADC進(jìn)行資料的處理與轉(zhuǎn)換,這時(shí)就需要用TWLA500來(lái)進(jìn)行監(jiān)測(cè)。如果中間過(guò)程中發(fā)生故障,TWLA500就能進(jìn)行檢測(cè)并加以修正。
用邏輯分析儀來(lái)測(cè)試,的結(jié)果是準(zhǔn)確。展示電路板見(jiàn)下圖:

圖2 FPGA演示電路板
在時(shí)鐘發(fā)生器功能方面
TWLA500擁有2個(gè)獨(dú)立通道的時(shí)鐘發(fā)生器,輸出范圍6~200M可調(diào),可作為寬范圍的可變時(shí)鐘發(fā)生器使用。而且還可以產(chǎn)生6~200M范圍的調(diào)頻信號(hào)。這兩個(gè)功能可以滿足低速AD到高速(200M以上模擬信號(hào),需要達(dá)1GHz的轉(zhuǎn)換率)AD的需求。
下圖是一個(gè)ADC演示板電路圖,圖的上部可見(jiàn)時(shí)鐘發(fā)生器給電路板輸入可變時(shí)鐘信號(hào)或調(diào)頻信號(hào)配合演示板演示。

圖3 ADC演示板
圖4是演示的整個(gè)測(cè)試圖片,其中TWLA500提供可變時(shí)鐘和調(diào)頻信號(hào),來(lái)驗(yàn)證測(cè)試芯片以及相關(guān)系統(tǒng)的表現(xiàn)。

圖4 整體測(cè)試圖
結(jié)合以上所述,只需要采樣率,帶寬,存儲(chǔ)深度,TWLA500就能在半導(dǎo)體方面的應(yīng)用邏輯分析儀用于對(duì)FPGA改動(dòng)前后的測(cè)試驗(yàn)證芯片的規(guī)格時(shí)鐘發(fā)生器輸出可變時(shí)鐘及調(diào)頻信號(hào)測(cè)試芯片的性能對(duì)于邏輯分析儀方面都能滿足測(cè)試的需求。它幾乎適合所有場(chǎng)合。對(duì)比見(jiàn)圖5:

圖5 市面上邏輯分析儀存儲(chǔ)深度比較
對(duì)于時(shí)鐘發(fā)生器方面,客戶選擇TWLA500可以滿足很多需求,它優(yōu)點(diǎn)有輕便,價(jià)格實(shí)惠。且邏輯分析儀能協(xié)助解決更多難題。

圖6 泰克函數(shù)信號(hào)發(fā)生器
終的辦法會(huì)有很多種,TWLA500擁有很多優(yōu)點(diǎn),比如:攜帶方便、FPGA對(duì)ADC進(jìn)行資料的處理與轉(zhuǎn)換時(shí)需要它、在時(shí)鐘發(fā)生器功能方面應(yīng)用。而應(yīng)用TWLA500無(wú)疑是一個(gè)非常高性價(jià)比的。對(duì)于一個(gè)成熟的工程師來(lái)說(shuō),TWLA500提供的服務(wù)是物超所值。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 掌握 DSP:原理剖析與應(yīng)用實(shí)踐2025/5/8 14:03:24
- 模糊邏輯在 DSP 上實(shí)時(shí)執(zhí)行2023/7/25 17:13:30
- 多速率DSP及其在數(shù)模轉(zhuǎn)換中的應(yīng)用2023/6/12 15:28:52
- 使用 DSP 加速 CORDIC 算法2023/3/29 15:46:30
- 高速DSP系統(tǒng)的信號(hào)完整性2022/9/26 16:45:38
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









