基于FPGA的語(yǔ)音存儲(chǔ)與回放系統(tǒng)設(shè)計(jì)
出處:syz528555 發(fā)布于:2011-03-01 09:39:52
1 設(shè)計(jì)要求
設(shè)計(jì)并制作一個(gè)數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng),其示意圖如圖1所示。

圖1 數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng)示意圖
(1)放大器1的增益為46dB,放大器2的增益為40dB,增益均可調(diào);
(2)帶通濾波器:通帶為300Hz~3.4kHz;
(3)ADC:采樣頻率fs=8kHz,字長(zhǎng)=8位;
(4)語(yǔ)音存儲(chǔ)時(shí)間≥10s;
(5)DAC:變換頻率fc=8kHz,字長(zhǎng)=8位;
(6)回放語(yǔ)音質(zhì)量良好。
不能使用單片語(yǔ)音專用芯片實(shí)現(xiàn)本系統(tǒng)。
2 數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng)硬件電路
2.1 放大器1即音頻信號(hào)放大電路
音頻信號(hào)放大電路如圖2所示。級(jí)放大(-4.7)倍。IRD120實(shí)現(xiàn)自動(dòng)增益控制,當(dāng)開(kāi)關(guān)打到1的位置是增益自動(dòng)控制,當(dāng)開(kāi)關(guān)打到2的位置是手動(dòng)控制。增益自動(dòng)、手動(dòng)控制是利用場(chǎng)效應(yīng)管工作在可變電阻區(qū),漏源電阻受柵源電壓控制的特性。第二級(jí)放大(+101)倍。第三級(jí)放大倍數(shù)可調(diào),(-20)倍,保證ADC0809滿量程轉(zhuǎn)換。

圖2 音頻信號(hào)放大電路
2.2 帶通濾波器
帶通濾波器如圖3所示。實(shí)測(cè)帶通300~3300Hz。保證語(yǔ)音信號(hào)不失真地通過(guò)濾波器,濾除帶外的低頻信號(hào)和高次諧波。

圖3 帶通濾波器
2.3 模數(shù)轉(zhuǎn)換(ADC)電路
ADC電路如圖4所示。題目要求采樣頻率fs=8kHz,字長(zhǎng)=8位,可選擇轉(zhuǎn)換時(shí)間不超過(guò)125 μs的8位A/D轉(zhuǎn)換芯片,ADC0809的轉(zhuǎn)換時(shí)間為100μs,可選用ADC0809。音頻信號(hào)經(jīng)過(guò)放大、濾波送給ADC0809 ADC電路,將模擬量轉(zhuǎn)換為數(shù)字量,再經(jīng)可編程器件送給存儲(chǔ)芯片。cp、oe、eoc、start、ale、din[7..0]接圖9。

圖4 ADC電路
2.4 語(yǔ)音存儲(chǔ)電路
存儲(chǔ)芯片HM628128D管腳如圖5所示。HM628128D可存儲(chǔ)8位131072字,5V供電,靜態(tài)RAM。語(yǔ)音存儲(chǔ)時(shí)間≥10s。HM628128D在數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng)硬件電路中的接線如表1所示。HM628128D讀寫(xiě)功能如表2所示。

圖5 HM628128D管腳


2.5 數(shù)模轉(zhuǎn)換(DAC)電路
DAC如圖6所示。題目要求變換頻率fc=8kHz,字長(zhǎng)=8位,可選擇轉(zhuǎn)換時(shí)間不超過(guò)125μs的8位D/A轉(zhuǎn)換芯片,DAC0800的轉(zhuǎn)換時(shí)間為100ns,可選用DAC0800。存儲(chǔ)芯片輸出的數(shù)字量經(jīng)可編程器件圖9送給DAC0800 DAC電路,將數(shù)字量轉(zhuǎn)換為模擬量。

圖6 DAC0800 DAC電路
2.6 帶通濾波器和功率放大器
帶通濾波器2如圖7所示。放大器2和功率放大器如圖8所示。圖6、圖7、圖8連接起來(lái)就可以獲得音頻信號(hào)。

圖7 帶通濾波器2

圖8 放大器2和功率放大器
3 數(shù)字化語(yǔ)音存儲(chǔ)與回放系統(tǒng)軟件電路
3.1 FPGA外部接線
FPGA外部接線如圖9所示。clk24m接24MHz晶振,cp接圖4 ADC0809 ADC電路,yy[7..0]接圖1.5 HM628128D,res接按鍵開(kāi)關(guān)res為0時(shí)地址復(fù)位為0,wo接高低電平開(kāi)關(guān)wo為0錄音wo為1放音,stat接高低電平開(kāi)關(guān),開(kāi)始錄音或放音。dout[7..O]接圖6,wr、read、adr[16..O]接圖5HM628128D,bz接發(fā)光指示燈顯示錄音或放音工作狀態(tài),其余端接圖4 ADC0809 ADC電路。

圖9 FPGA外部接線
4 結(jié)論
此課題的創(chuàng)新點(diǎn)在于用FPGA控制數(shù)字化語(yǔ)音存儲(chǔ)與回放,取代了以往用單片機(jī)去控制;同時(shí)此課題綜合了數(shù)電、模電、DAC、CAD、FPGA等多方面電子知識(shí),對(duì)學(xué)生做課程設(shè)計(jì)、電子實(shí)驗(yàn)有著很大的實(shí)用性。同時(shí)此課題可作為產(chǎn)品開(kāi)發(fā),成本低、可靠性高,將會(huì)有一定的市場(chǎng)。
參考文獻(xiàn):
[1]. ADC0809 datasheet http://www.hbjingang.com/datasheet/ADC0809_123186.html.
[2]. DAC0800 datasheet http://www.hbjingang.com/datasheet/DAC0800_253701.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









