基于閉環(huán)控制的高三相電源的設(shè)計(jì)
出處:ipman 發(fā)布于:2011-02-22 17:53:40
摘要:針對(duì)某設(shè)備所需的三相電源相位要求高的特點(diǎn),在傳統(tǒng)DDS 技術(shù)的基礎(chǔ)之上,設(shè)計(jì)了一款高度對(duì)稱(chēng)的三相電源。該設(shè)計(jì)采用數(shù)字閉環(huán)控制模型,利用相位誤差自動(dòng)檢測(cè)值作為反饋,在DDS 模塊中增加相位自動(dòng)修正,以達(dá)到高穩(wěn)頻和高三相對(duì)稱(chēng)的目的。
某設(shè)備需要高的三相電源,工作頻率為500Hz ,單相電源之間的相位誤差小于0.01°。經(jīng)過(guò)多種技術(shù)對(duì)比后,在DDS 技術(shù)的基礎(chǔ)之上,采用相位自動(dòng)檢測(cè)與自動(dòng)修正的閉環(huán)結(jié)構(gòu)。該技術(shù)有效地消除了溫度、元器件參數(shù)等因素的影響,使電源能夠長(zhǎng)期穩(wěn)定可靠地工作。
?。惫ぷ髟?/STRONG>
高三相交流穩(wěn)壓電源工作原理圖如圖1 所示。采用直接數(shù)字頻率合成技術(shù)來(lái)產(chǎn)生三路相位互差120°的正弦信號(hào),正弦信號(hào)的頻率由高頻基準(zhǔn)時(shí)鐘分頻得到,其穩(wěn)定性由作為基準(zhǔn)時(shí)鐘的晶體振蕩器決定,而現(xiàn)在晶體振蕩器的頻率穩(wěn)定性極高(在10-9 級(jí)別),因此采用這種設(shè)計(jì)方法首先就能保證電源頻率長(zhǎng)期穩(wěn)定性。并且,這種方法能對(duì)電源頻率進(jìn)行控制。

圖1 三相電源工作原理
DDS 電路主要包括一塊FPGA和其他輔助電路構(gòu)成。
三路正弦信號(hào)經(jīng)功率放大后得到三相驅(qū)動(dòng)電流A、B和C。三相驅(qū)動(dòng)電流A、B 和C 之間的相位差分別為:

全文PDF:
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類(lèi)作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 開(kāi)關(guān)電源的工作原理與基本結(jié)構(gòu)2026/4/3 14:25:27
- 編碼器的工作原理及作用1
- 超強(qiáng)整理!PCB設(shè)計(jì)之電流與線寬的關(guān)系2
- 三星(SAMSUNG)貼片電容規(guī)格對(duì)照表3
- 電腦藍(lán)屏代碼大全4
- 國(guó)標(biāo)委發(fā)布《電動(dòng)汽車(chē)安全要求第3部分:人員觸電防護(hù)》第1號(hào)修改單5
- 通俗易懂談上拉電阻與下拉電阻6
- 繼電器的工作原理以及驅(qū)動(dòng)電路7
- 電容單位8
- 跟我學(xué)51單片機(jī)(三):?jiǎn)纹瑱C(jī)串口通信實(shí)例9
- 一種三極管開(kāi)關(guān)電路設(shè)計(jì)10
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









