滯環(huán)比較器在電源中的應(yīng)用
出處:電子發(fā)燒友網(wǎng) 發(fā)布于:2010-08-26 09:52:51
電源中的恒流恒壓是通過運(yùn)放接成負(fù)反饋來實(shí)現(xiàn),同時也存在著一種結(jié)構(gòu)和運(yùn)放很相似的裝置,是為了實(shí)現(xiàn)保護(hù)目的的,那就是比較器。比較器有很多種,常用的有像單滯環(huán)比較器、雙滯環(huán)比較器。在這里列出幾種,說明一下工作原理和參數(shù)計(jì)算方法。希望能對朋友們有所幫助。請注意他們與運(yùn)放接法和器件上的區(qū)別。
首先給出兩種比較器的原理圖

Ui>Ref 輸出為V-
Ui

Ui>Ref 輸出為V+
Ui
典型值V+=5V,V-=0;則輸出是0或者5V,可以直接供給下級判斷。
注意:(1)這里的輸入電壓Ui和Ref 都必須在[V-,V+]之間,否則出現(xiàn)盲區(qū)。
(2)這里的比較器譬如LM339,可以用運(yùn)放代替譬如LM358、LM353。
此處畫的都是示意圖,具體應(yīng)用時還得看器件具體情況,這里提供的至少一種分析的方法。像這二種比較器有一個確定就是過于靈敏。譬如說設(shè)定欠壓保護(hù)在12V,那么在12.1V就不保護(hù),在11.9V就保護(hù)。如果電壓在12V左右的時候,就會出現(xiàn)一直通斷通斷的情況,而這種情況是我們不愿意出現(xiàn)的。所以就出現(xiàn)了滯環(huán)比較器。

這個就是典型的雙滯環(huán)比較器,右面部分是他的輸出曲線,箭頭表示Ui的變化方向,由小變大或由大變小。
下面分析一下他的工作原理:
當(dāng)Ui很小時,輸出為+,即正的電源電壓V+,此時REF端的電壓為V+*R1/(R1+R2),電壓從小往大增長,增長到V+*R1/(R1+R2)時,變?yōu)樨?fù),即電壓負(fù)電壓V-。
相反,當(dāng)Ui很大時,輸出為-,即負(fù)的電源電壓V-,此時REF端的電壓為V-*R1/(R1+R2),電壓從大往小減小,減小到V-*R1/(R1+R2)時,變?yōu)檎措妷赫妷篤+。
這樣就出現(xiàn)了一個距離為(V+-V-)*R1/(R1+R2)的滯環(huán),在環(huán)內(nèi),輸出電壓保持不變,在實(shí)際應(yīng)用中的結(jié)果就是電壓由14,13,12下降到11V開始動作,電壓升高時由11,12升到13才動作,中間出現(xiàn)2V的環(huán)寬,不至于出現(xiàn)來回反復(fù)通斷的情況。

這個是單滯環(huán)比較器
這是另一種雙滯環(huán),與上面的正好相反,在此就不再一一分析。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 數(shù)字電源控制與傳統(tǒng)模擬控制的深度對比2026/2/2 11:06:56
- 模擬信號調(diào)理電路技術(shù)設(shè)計(jì)與選型運(yùn)維指南2025/12/30 10:08:16
- 運(yùn)算放大器壓擺率的核心要點(diǎn)2025/9/5 16:27:55
- 深度剖析放大器穩(wěn)定系數(shù) K 與 Mu 的差異2025/9/2 16:44:05
- 什么是運(yùn)算放大器失調(diào)電流2025/9/1 17:01:22
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號鏈中的濾波與功耗管理
- 同步整流中MOSFET的應(yīng)用要點(diǎn)
- 輸出短路對電源芯片的影響
- 連接器壽命評估與可靠性設(shè)計(jì)
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范
- 提高M(jìn)OSFET效率的電路優(yōu)化方法
- 電源管理IC在智能家居中的應(yīng)用
- 差分信號連接器設(shè)計(jì)要點(diǎn)









