Altera和Apical發(fā)布HD寬動態(tài)范圍FPGA監(jiān)控應(yīng)用解決方案
出處:liucg86 發(fā)布于:2010-03-26 10:43:18
Altera公司和Apical有限公司日前宣布,為視頻監(jiān)控攝像機(jī)提供世界上個高清晰寬動態(tài)范圍(WDR) CMOS圖像傳感器處理解決方案。在內(nèi)華達(dá)洲拉斯維加斯3月24號到26號舉行的國際安防大會(ISC)西部博覽會上,Altera展示了這一解決方案。Altera和Apical全面的解決方案保證了各種照明條件下優(yōu)異的視頻圖像質(zhì)量,而這是前幾代監(jiān)控攝像機(jī)面臨的主要瓶頸問題。結(jié)合Altera的 Cyclone III和Cyclone IV FPGA以及Apical的知識產(chǎn)權(quán)(IP),這一解決方案支持Aptina新的MT9M033高清晰WDR CMOS圖像傳感器。
標(biāo)準(zhǔn)CMOS圖像傳感器受限于無法支持低亮度到陽光直射寬亮度級變化范圍,導(dǎo)致視頻目標(biāo)全黑或者全白。WDR CMOS圖像傳感器解決了這一問題,但是帶來了設(shè)計(jì)挑戰(zhàn)。由于需要在圖像傳感器流水線(ISP)中處理這些圖像傳感器產(chǎn)生的大量數(shù)據(jù)(每色20位 x 1.2 Mpixels,每秒60幀),數(shù)據(jù)量太大而無法實(shí)現(xiàn)片內(nèi)處理。監(jiān)控系統(tǒng)中通常使用的DSP和ASSP不能有效的處理這類任務(wù)。Altera的 Cyclone FPGA能夠處理大數(shù)據(jù)量算法,將原始圖像數(shù)據(jù)轉(zhuǎn)換為產(chǎn)生清晰視頻圖像所需要的標(biāo)準(zhǔn)數(shù)字輸出。
Apical有限公司CEO Michael Tusch*論說:“雖然以前的傳感器在低亮度或者高亮度條件下具有較好的性能,但是,到目前為止,都無法同時兼顧這兩種亮度條件。我們認(rèn)識到DSP不能實(shí)現(xiàn)我們需要的功能,所以轉(zhuǎn)向Altera的 Cyclone FPGA,這是因?yàn)槠湫阅茏阋灾С诌\(yùn)行Apical IP,滿足了監(jiān)控市場的成本和功耗要求?!?/P>
由Apical提供在FPGA中實(shí)現(xiàn)的傳感器處理設(shè)計(jì)。Apical的IP包括全I(xiàn)SP,完成自動曝光、自動增益和自動白平衡功能,從而在極暗和極亮條件下實(shí)現(xiàn)清晰的視頻圖像。Apical IP采用Apical目前的iridix本地色調(diào)映射引擎,該功能模仿人眼,進(jìn)行高性能2D或者3D降噪和顏色處理,優(yōu)化了視頻圖像。Cyclone III和Cyclone IV系列FPGA以業(yè)界一流的時鐘速率、邏輯利用率和功耗完成所有這些功能。
Altera工業(yè)和汽車電子業(yè)務(wù)總監(jiān)Michael Samuelian說:“Altera的FPGA使我們的客戶能夠更好的發(fā)揮他們的設(shè)計(jì),特別是在傳統(tǒng)DSP和ASSP遇到困難的工業(yè)市場上。Altera低成本和低功耗Cyclone系列FPGA是從圖像采集到圖像顯示的圖像處理主單元。采用我們的FPGA和Apical IP,下一代視頻監(jiān)控設(shè)備能夠更迅速面市,其商機(jī)無限?!?/P>
如果需要了解詳細(xì)信息,或者需要HD WDR CMOS圖像傳感器演示、參考設(shè)計(jì)和*估套件,請?jiān)L問www.altera.com.cn/b/cyclone-iii-video-surveillance-camera-ref-des.html。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號鏈中的濾波與功耗管理
- 同步整流中MOSFET的應(yīng)用要點(diǎn)
- 輸出短路對電源芯片的影響
- 連接器壽命評估與可靠性設(shè)計(jì)
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范
- 提高M(jìn)OSFET效率的電路優(yōu)化方法
- 電源管理IC在智能家居中的應(yīng)用
- 差分信號連接器設(shè)計(jì)要點(diǎn)









