覆銅板用電解銅箔介紹
出處:xiao_qiang 發(fā)布于:2009-02-03 09:30:56
電解銅箔是通過電鍍的方法生產(chǎn)的。電鍍槽中,鉛或拋光的不銹鋼滾筒用作陰極,純銅用作陽極。兩者都浸到硫酸銅溶液中,如下圖所示。

沉積的銅在拋光的滾筒上的附著力較差,很容易剝離。剝離下來的銅箔一面非常光亮而另一面則是暗談的毛面,毛面增加了與粘結(jié)劑之間的附著力,其紋理結(jié)構(gòu)在自然狀態(tài)下按大小縱向排列,具有極好的結(jié)合力。毛面還會受到進一步的處理,通過化學(xué)氧化作用增加其表面粗糙度,從而提高附著力。電鍍銅箔卷的寬度可高達1970mm 。
銅箔的純度為99.5% 左右,它的電阻率在20℃ 時為0.1594Ω. g/m 2 。如今,厚度為5μm 和9μm 的薄銅箔可用于多層和剛性印制電路板的制造。薄銅箔的優(yōu)點包括非常快的蝕刻時間、更少的蝕刻劑消耗、消除了光阻劑結(jié)合的預(yù)處理,以及更好的光阻劑附著力等。
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.hbjingang.com)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(DFM)核心實操規(guī)范2026/4/8 10:41:07
- PCB測試點設(shè)計與檢測適配核心實操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計與熱管理核心實操規(guī)范2026/4/3 14:38:57
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









