TMS320F28xx電源設計
出處:怪小龍 發(fā)布于:2009-01-09 16:21:07
TMS320F2812/F2811/F28lO/C2812 /C2811/C2810處理器要求采用雙電源(1.8 V或1.9 V和3.3 V)為CPU、Flash、ROM、ADC以及I/O等外設供電。為了保證上電過程中所有模塊具有正確的復位狀態(tài),要求處理器上電/掉電滿足一定的次序要求。
為滿足系統(tǒng)上電過程中相關引腳處于確定的狀態(tài)并簡化設計,首先應保證所有模塊的3.3V電壓(包括VDDIO、VDD3VFL、VDDA1/VDDA2/VDDAIO/AVDDREFBG)先供電,然后提供1.8 V或1.9V電壓。要求在VDDIO電壓達到2.5 V之前,1.8 V或1.9 V(VDD/VDD1)的電壓不能超過0.3 V。只有這樣才能夠保證在上電過程中,所有I/O狀態(tài)確定后內核才上電,處理器模塊上電完成后都處于一個正確的復位狀態(tài)。上電次序如圖1所示。

圖1 281x處理器上電/掉電次序時序
掉電過程中,在VDD降低到1.5 V之前,處理器的復位引腳必須插人8 μS的低電平。這樣有助于在VDDIO/VDD掉電之前,片上的Flash邏輯處于復位狀態(tài)。因此,電源設計時一般采用LDO的復位輸出作為處理器的復位控制信號。供電原理如圖2所示。

圖2 281x處理器供電原理圖
歡迎轉載,信息來源維庫電子市場網(www.hbjingang.com)
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯(lián)系,否則視為放棄相關權利。
- 單片機技術特性與嵌入式開發(fā)實踐指南2026/1/7 10:00:02
- 單片機(MCU)與數(shù)字信號處理器(DSP)分類及選型技術指南2025/12/30 10:02:37
- 工業(yè)級DSP信號處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內建N/N預驅電機專用SoC單片機2025/11/26 14:11:41
- 什么是C51數(shù)據類型擴充定義2025/10/27 13:59:22









