由LC組成的阻抗匹配電路
出處:webyuan 發(fā)布于:2008-09-08 16:27:09
耦合不同阻抗系統(tǒng)的電路時,需使用阻抗匹配電路。圖1(a)是在RS<RL,即高頻用放大器等的輸出(內(nèi)部)阻抗RS比負(fù)載阻抗RL低的情況下被使用的,圖(b)是使用于其相反場合的電路。

圖1 LC阻抗匹配電路的構(gòu)成
使用LC的電路一般電源電壓很低,所以負(fù)載電阻高時,用圖(a)所示的電路,變換阻抗就可得到大的輸出電壓。另外,加大LC
電路的Q,也能得到很大的升壓比。
在圖1中,fo=30kHz、Q=10、RL=5KΩ,C值為:
因此用于共振的電感L為:
照片1是L=2.98mH、C=0.0μF時,負(fù)載電阻RL為100Ω、470Ω、1kΩ、2.2kΩ、4.7kΩ、10kΩ及斷開時的輸入阻抗特性。

照片1 阻抗匹配電路…由負(fù)載電阻RL變化而引起的輸人阻抗的變化(fo=30kHz,L=2.98mH,C=0.01μF,RL=100Ω~∞.F=10k~l00kHz)
由于負(fù)載電阻RL變化,電路的Q(Q=)值也變動很大,輸入阻抗ZIN與(1+Q的二次方)成比例變小。因此,負(fù)載斷開時成為的輸人阻抗,所以要十分注意驅(qū)動側(cè)的功率輸出設(shè)各的驅(qū)動能力(或安全動作領(lǐng)域…ASO)。
照片2是使負(fù)載電阻RL變化時的電路增益的頻率特性。當(dāng)電阻RL的值大時,電路的Q也變大,使其向更高的阻抗升高變成可能。
這里所示的LC電路的計算,忽視了線圈和電容自身的Q值。
現(xiàn)實中的線圈因不能得到大的Q值會產(chǎn)生誤差,但由于用照片觀察特性的傾向,所以可使負(fù)載電阻RL進(jìn)行適當(dāng)?shù)碾A躍變化。

照片3 阻抗匹配電路的頻率特性(信號源非終端(+6dB),F(xiàn)=10k~lOOkHz,RL=100Ω~1MΩ,6dB/p.)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高溫環(huán)境下電源IC選型建議2026/4/13 13:53:19
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計要點2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題









