設(shè)置PCB設(shè)計(jì)環(huán)境
出處:sushangwen 發(fā)布于:2008-09-20 09:42:19
在雙擊設(shè)計(jì)文件pcb1。pcb進(jìn)入PCB設(shè)計(jì)系統(tǒng)后,首先需要設(shè)置PCB設(shè)計(jì)環(huán)境。右擊鼠標(biāo),選擇Options進(jìn)行設(shè)計(jì)環(huán)境設(shè)置(圖l8)。

圖18 設(shè)置PCB設(shè)計(jì)環(huán)境
Options有以下三個(gè)常用的子菜單:
(1)Board Options:用于設(shè)置元器件放置網(wǎng)格尺寸和步進(jìn)間隔。網(wǎng)格尺寸分為英制(Imperial)和公制(Metric)兩種標(biāo)準(zhǔn)。國(guó)外生產(chǎn)的集成電 路一般采用英制規(guī)范,例如,雙列直插,(DIP)的管腳間距為2.54 mm(十分之一英寸),所以在放置元件時(shí)一般選擇使用英制網(wǎng)格。
(2 ) Layers:用于設(shè)置PCB板層。
(3)Display:用于設(shè)置需要顯示的PCB板元素。
另外,菜單preferences可設(shè)置光標(biāo)、板層顏色等。
Options參數(shù)的設(shè)置應(yīng)符合個(gè)人的習(xí)慣,一般在經(jīng)過(guò)設(shè)置之后無(wú)須再修改。大多數(shù)參數(shù)都可以采用系統(tǒng)默認(rèn)值。
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.hbjingang.com)
上一篇:新建PCB文件
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









