源同步技術(shù)原理
出處:szyzm 發(fā)布于:2008-09-18 14:07:07
源同步技術(shù)就是專門處理高速率和高帶寬的并行接口,本質(zhì)上就是把源端IC的數(shù)據(jù)和對(duì)應(yīng)的時(shí)鐘同時(shí)轉(zhuǎn)發(fā)給下行的目的端IC,有效地避開了系統(tǒng)同步所難解決的問(wèn)題。本節(jié)ChipSync源同步技術(shù)的3大關(guān)鍵模塊如圖所示,它們是由接收模塊、發(fā)送模塊和高速時(shí)鐘模塊組成。
(1)接收模塊
接收模塊的功能處理上行源端IC轉(zhuǎn)發(fā)過(guò)來(lái)的數(shù)據(jù)和時(shí)鐘,一般來(lái)說(shuō),需要把高速的數(shù)據(jù)轉(zhuǎn)化為低速的用戶數(shù)據(jù)。同時(shí)為了保證的時(shí)鐘有效采樣窗口,還需要首先對(duì)接收的高速數(shù)據(jù)進(jìn)行DPA。
(2)發(fā)送模塊
發(fā)送模塊的功能是把邏輯內(nèi)部的低速數(shù)據(jù)轉(zhuǎn)變?yōu)楦咚贁?shù)據(jù),同時(shí)也把對(duì)應(yīng)的高速時(shí)鐘一起轉(zhuǎn)發(fā)給下行目的IC。
(3)高速時(shí)鐘模塊
高速時(shí)鐘模塊的功能是把輸入的高速時(shí)鐘作為參考時(shí)鐘,同時(shí)產(chǎn)生同頻的高速時(shí)鐘和分頻的低速時(shí)鐘給收發(fā)器使用。

圖 ChipSync的3大關(guān)鍵模塊
上一篇:SFI原理
下一篇:LVDS原理及應(yīng)用
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 汽車電子常用電子元器件選型指南2026/4/13 16:04:25
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)2026/4/13 15:12:18
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析2026/4/13 13:48:56
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響2026/4/10 11:07:36
- 連接器耐腐蝕性能測(cè)試方法2026/4/10 10:56:32
- PCB焊盤與過(guò)孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法









