CoolRunner-II器件的手動完成方式
出處:hvlxw 發(fā)布于:2008-09-17 11:08:39
設置規(guī)則如下。
(1)只有在XC2Cl28以上的器件中才提供SSTL2-1、SSTL3-1和HSTL-1接口標準,這些標準需要提供參考電源。而且在這些器件中將所有的輸入/輸出引腳按塊(Bank)來劃分,每一個塊中不允許多個標準共存。
(2)在布局rREF時,每個VREF僅能支持6個焊盤(Pad)的距離長度。焊盤與引腳(Pin)是有區(qū)別的,焊盤是指器件內部管芯的焊盤,無法看到;而引腳是能夠觀察到的物理引腳。相同規(guī)模器件的管芯是一樣的,但封裝引腳可以不同。因此在進行FREE的布局規(guī)劃時,需要通過器件手冊來設置。
例如,為XC2C128的TQ144封裝器件分配Pin12和Pinl7引腳作為VREF輸入,經過查證,Pin12對應的Pad為121,而Pin17對應的Pad為126。由于沒有超過的限制,所以符合規(guī)則要求。
(3)VREF輸入/輸出限制:由于設計工具的原因,每個VREF引腳可以支持6個單端的輸入/輸出引腳。因此如果設計中需要8個SSTL2-l、SSTL3-1和HSTL-1接口標準信號,需要設置兩個VREF引腳。手動設計流程與自動設置方式相同,只是需在UCF文件中添加如下約束命令:
CONFIG VREF = Pxx;
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯(lián)系,否則視為放棄相關權利。
- EDA技術工具鏈與全流程設計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調理技術與抗干擾工程方案2025/12/15 14:39:08
- PLC設備如何選型2025/9/5 17:15:14









