CoolRunner-II器件的輸出漏極開路(Open Drain)
出處:z_no1 發(fā)布于:2008-09-17 10:54:20
CoolRunner-II器件的每個輸出信號可以被設(shè)置成高阻態(tài),以便應用于總線的系統(tǒng)設(shè)計中。每個輸出引腳的三態(tài)控制端都是獨立的,可以是組合邏輯、寄存器及外部輸入引腳等。該功能的屬性設(shè)置如下。
(1)約束文件(UCF)
NET <signal name> OPEN_DRAIN;
例如:
NET data_out OPEN_DRAIN;
?。?)VHDL語言
attribute OPEN DRAIN: string;
attribute OPEN DRAIN of <signal name>: signal is "TRUE";
例如:
attribute OPEN_DRAIN: string;
attribute OPEN_DRAIN of data_out: signal is "TRUE";
(3)Verilog語言
//SYNTHESIS attribute OPEN_DRAIN of <signal name>;
例如:
//SYNTHESIS attribute OPEN_DRAIN of data_out;
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計運維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14









