高速化的電路
出處:pianomail 發(fā)布于:2008-09-10 10:45:14
如圖1的電路中波形的加減運算不能成立的原因,是因為要計算延遲了的A1的輸出和輸入信號。如果加減運算D1、D2的輸出,則相位的移相相同,是解決延遲問題的很好方法,電路如圖1所示。

圖1 高化電路的構(gòu)成
觀察電路,好像是很整齊地動作,但實際上的輸出如圖所示是不平衡的。理由是由于差動放大器的輸入電阻有限,受到信號源電阻(這里為R2及R3)的影響。
當(dāng)二極管D1未導(dǎo)通時的差動放大器上來看,信號源電阻R2、在未導(dǎo)通時變成了R3,這樣使正負(fù)輸入時差動放大器的增益不同。
圖2是圖1電路的輸出波形。負(fù)輸入時約為+0.6Vp,正輸入時約1Vp,負(fù)輸入的增益產(chǎn)生了1/0.6倍的不足。因此,為減小差動放大器上來的信號源電阻,在二極管D1、D2的輸出上9附加470Ω的分流電阻,并追加到波形平衡用的半固定電阻上的電路如圖3的電路。

圖2 附加低阻抗差動放大器時的電路的輸出波形…注意輸出的不平衡

圖3高速化的電路的構(gòu)成
還有,這里為謀求高速化,使用肖特基型二極管RB721Q,附加并聯(lián)的差動放大器的反饋電阻和相位補償電容。
圖4是f=1MHz時的輸出波形,合成的波形可以很好的動作。和前面的圖1電路的輸出波形相比發(fā)生了很大的變化。

圖4調(diào)整波形平衡時的電路的輸出波形
作為參考,輸入f=5MHz時的輸出波形如照片5所示,其輸出不能回到零電位的原因,是由于差動放大器的頻率特性(是否變成了低通濾波器)引起的。

圖5 高速化的電路的輸出波形
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電表互感器匝數(shù)倍率怎么看?2025/9/5 17:05:11
- 顏色傳感器原理及實際應(yīng)用案例2025/9/5 16:09:23
- 調(diào)諧器和調(diào)制器的區(qū)別2025/9/4 17:25:45
- 有載變壓器和無載變壓器的區(qū)別有哪些2025/9/4 17:13:35
- 什么是晶體諧振器?晶體諧振器的作用2025/9/4 16:57:42
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









