利用CFD建模方法進行PCB熱設(shè)計
出處:wslp 發(fā)布于:2008-08-29 09:06:58
另外一方面,為了降低成本,又需要減少不必要的走線。因此為了滿足上述目標,必須在設(shè)計階段對穩(wěn)壓器周圍的PCB熱導率變化及其對穩(wěn)壓器熱性能的影響進行評估和調(diào)整。
常見的熱分析方法是根據(jù)銅層的數(shù)量、厚度和覆蓋百分比及電路板總厚度計算整個電路板的有效并行和正常導熱率的平均值,然后利用平均并行和正常熱導率計算電路板的熱傳導。然而在必須考慮電路板熱導率局部變化的場合,這種方法并不合適。
Icepak是一種熱建模的軟件工具,可以用于研究電路板中熱導率的局部變化。除了計算流體動力學(CFD)功能外,該軟件工具還把電路板的走線和過孔情況考慮進去,進而計算整個電路板上的熱導率分布。這個特性使得Icepak非常適用于以下研究工作。
原始設(shè)計和模型驗證
Icepak模型是根據(jù)1U服務器應用中的ECAD文件創(chuàng)建的。原始電路板的走線和過孔信息被導入到模型中(圖1a)。
為了檢查熱導率分布情況,可以將45℃恒溫邊界條件指配給PCB板的背面,同時將均勻的熱流量邊界條件指配給其頂部。計算結(jié)果如圖1b所示。
在圖1b中,高溫代表了低的熱導率,低溫代表了高的熱導率。從圖中可以看出,在沒有走線的區(qū)域溫度較高,在走線較多的區(qū)域溫度較低。在有大過孔的區(qū)域,溫度接近45℃。
這表明熱導率分布與原始設(shè)計中的走線分布是一致的。為了獲得小孔的局部效應,應該使用較小的背景柵格尺寸。
在本例中,背景柵格尺寸為1×1mm。每個柵格包含一個電路板單元,該單元具有自己的X、Y和Z坐標方向的熱導率,一般情況下它們具有不同的值。
在該模型中,穩(wěn)壓器元件和走線的功率損失如表1所示。這些功率損失值在前述測試中得到了驗證。
1U應用模型如圖2a所示,其中的電路板上方存在著空氣流動。環(huán)境溫度為25℃,內(nèi)部空氣流速為400LFM。圖2b給出了電路板上表面和元件的溫度。具有較高溫度的元件是穩(wěn)壓器中的MOSFET。
當把每個關(guān)鍵元件組的溫度的仿真結(jié)果與測試結(jié)果對比時,我們發(fā)現(xiàn)它們具有很好的一致性。
減少電路板走線
原始PCB設(shè)計具有相對較大的走線覆蓋率,目的是為了增加電路板中的熱量散發(fā),從而降低穩(wěn)壓器溫度。然而在有些情況下,為了降低成本,要減少走線覆蓋率,并且不使用散熱器。因此,會對走線進行修改,然后用驗證模型用來預測穩(wěn)壓器的溫度。
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.hbjingang.com)
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(DFM)核心實操規(guī)范2026/4/8 10:41:07
- PCB測試點設(shè)計與檢測適配核心實操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計與熱管理核心實操規(guī)范2026/4/3 14:38:57









