PCB設計技術
出處:t2w 發(fā)布于:2008-08-22 11:23:36
1. 靜電放電之前靜電場的效應
2. 放電產生的電荷注入效應
3. 靜電放電電流產生的場效應
但是,主要是對第三種效應產生影響。下面的討論將針對第三條所述的問題給出設計指南。
通常,源于接收電路之間的場耦合可以通過下列方式之一減?。?BR>
1. 在源端使用濾波器以衰減信號
2. 在接收端使用濾波器以衰減信號
3. 增加距離以減小耦合
4. 降低源和/或接收電路的天線效果以減小耦合
5. 將接收天線與發(fā)射天線垂直放置以減小耦合
6. 在接收天線與發(fā)射天線之間加屏蔽
7. 減小發(fā)射及接收天線的阻抗來減小電場耦合
8. 增加發(fā)射或接收天線之一的阻抗來減小磁場耦合
9. 采用一致的、低阻抗參考平面(如同多層PCB設計所提供的)耦合信號,使它們保持共模方式
在具體PCB設計中,如電場或磁場占主導地位,應用方法7和8就可以解決。然而,靜電放電一般同時產生電場和磁場,這說明方法7將改善電場的抗擾度,但同時會使磁場的抗擾度降低。方法8則與方法7帶來的效果相反。所以,方法7和8并不是完善的解決方案。不管是電場還是磁場,使用方法1 ~ 6與9都會取得一定的效果,但PCB設計的解決方法主要取決于方法3 ~ 6和9的綜合使用。
歡迎轉載,信息來自維庫電子市場網(www.hbjingang.com)
上一篇:廢棄PCB再利用技術的新進展
下一篇:PCB設計中,如何避免串擾
版權與免責聲明
凡本網注明“出處:維庫電子市場網”的所有作品,版權均屬于維庫電子市場網,轉載請必須注明維庫電子市場網,http://www.hbjingang.com,違反者本網將追究相關法律責任。
本網轉載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網贊同其觀點或證實其內容的真實性,不承擔此類作品侵權行為的直接責任及連帶責任。其他媒體、網站或個人從本網轉載時,必須保留本網注明的作品出處,并自負版權等法律責任。
如涉及作品內容、版權等問題,請在作品發(fā)表之日起一周內與本網聯系,否則視為放棄相關權利。
- 高速PCB信號完整性(SI)設計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43
- PCB可制造性設計(DFM)核心實操規(guī)范2026/4/8 10:41:07
- PCB測試點設計與檢測適配核心實操規(guī)范2026/4/7 11:55:25
- PCB散熱設計與熱管理核心實操規(guī)范2026/4/3 14:38:57









