PSPICE程序簡(jiǎn)介
出處:chunyang 發(fā)布于:2008-08-21 11:08:07
PSPICE6.3可以對(duì)眾多元器件構(gòu)成的電路進(jìn)行仿真分析,這些元器件以符號(hào)、模型和封裝三種形式分別存放在擴(kuò)展名為slb、lib和plb三種類型的庫文件中。*.slb庫中的元器件符號(hào)用于繪制電路圖;*.lib庫中的元器件模型用于電路仿真分析;*.plb庫中的元器件封裝形式用于繪制印刷電路板的版圖。在電路仿真分析中只用到前兩個(gè)庫。
1.1 PSPICE6.3運(yùn)行環(huán)境
硬件環(huán)境:486以上的IBMPC機(jī)或兼容機(jī),8M以上內(nèi)存,有80M以上硬盤空間(PSPICE6.3完全安裝將占用63M左右的空間),標(biāo)準(zhǔn)鍵盤及VGA以上顯示適配器,鼠標(biāo),CD-ROM驅(qū)動(dòng)器(用于安裝PSPICE)。
軟件環(huán)境:Windows3.X、Windows95或WindowsNT3.51以上。
1.2 PSPICE功能簡(jiǎn)介
PSPICE6.3可執(zhí)行的主要分析功能如下:
1. 直流分析:
包括電路的靜態(tài)工作點(diǎn)分析;直流小信號(hào)傳遞函數(shù)值分析;直流掃描分析;直流小信號(hào)靈敏度分析。在進(jìn)行靜態(tài)工作點(diǎn)分析時(shí),電路中的電感全部短路,電容全部開路,分析結(jié)果包括電路每一節(jié)點(diǎn)的電壓值和在此工作點(diǎn)下的有源器件模型參數(shù)值。這些結(jié)果以文本文件方式輸出。
直流小信號(hào)傳遞函數(shù)值是電路在直流小信號(hào)下的輸出變量與輸入變量的比值,輸入電阻和輸出電阻也作為直流解析的一部分被計(jì)算出來。進(jìn)行此項(xiàng)分析時(shí)電路中不能有隔直電容。分析結(jié)果以文本方式輸出。
直流掃描分析可作出各種直流轉(zhuǎn)移特性曲線。輸出變量可以是某節(jié)點(diǎn)電壓或某節(jié)點(diǎn)電流,輸入變量可以是獨(dú)立電壓源、獨(dú)立電流源、溫度、元器件模型參數(shù)和通用(Global)參數(shù)(在電路中用戶可以自定義的參數(shù))。
直流小信號(hào)靈敏度分析是分析電路各元器件參數(shù)變化時(shí),對(duì)電路特性的影響程度。靈敏度分析結(jié)果以歸一化的靈敏度值和相對(duì)靈敏度形式給出,并以文本方式輸出。
2. 交流小信號(hào)分析:
包括頻率響應(yīng)分析和噪聲分析。PSPICE進(jìn)行交流分析前,先計(jì)算電路的靜態(tài)工作點(diǎn),決定電路中所有非線性器件的交流小信號(hào)模型參數(shù),然后在用戶所指定的頻率范圍內(nèi)對(duì)電路進(jìn)行仿真分析。
頻率響應(yīng)分析能夠分析傳遞函數(shù)的幅頻響應(yīng)和相頻響應(yīng),亦即,可以得到電壓增益、電流增益、互阻增益、互導(dǎo)增益、輸入阻抗、輸出阻抗的頻率響應(yīng)。分析結(jié)果均以曲線方式輸出。
PSPICE用于噪聲分析時(shí),可計(jì)算出每個(gè)頻率點(diǎn)上的輸出噪聲電平以及等效的輸入噪聲電平。噪聲電平都以噪聲帶寬的平方根進(jìn)行歸一化。它們的單位是V/Hz1/2。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









