PCB設(shè)計(jì)之電磁干擾及抑制
出處:mazijin 發(fā)布于:2008-05-29 15:17:39
為了抑制電磁干擾,可采取如下措施:
(1)合理布設(shè)導(dǎo)線
印制線應(yīng)遠(yuǎn)離干擾源且不能切割磁力線;避免平行走線,雙面板可以交叉通過,單面板可以通過“飛線”跨過;避免成環(huán),防止產(chǎn)生環(huán)形天線效應(yīng);時(shí)鐘信號(hào)布線應(yīng)與地線靠近,對(duì)于數(shù)據(jù)總線的布線應(yīng)在每?jī)筛g夾一根地線或緊挨著地址引線放置;為了抑制出現(xiàn)在印制導(dǎo)線終端的反射干擾,可在傳輸線的末端對(duì)地和電源端各加接一個(gè)相同阻值的匹配電阻。
(2)采用屏蔽措施
可設(shè)置大面積的屏蔽地線和專用屏蔽線以屏蔽弱信號(hào)不受干擾。
(3)去耦電容的配置
在直流供電電路中,負(fù)載的變化會(huì)引起電源噪聲并通過電源及配線對(duì)電路產(chǎn)生干擾。為抑制這種干擾,可在單元電路的供電端接一個(gè)10一lOOtaF的電解電容器;可在集成電路的供電端配置一個(gè)680pF-0.1uF的陶瓷電容器或4—10個(gè)芯片配置一個(gè)1~10心的電解電容器;對(duì)ROM、RAM等芯片應(yīng)在電源線(Vcc)和地線((GND)間直接接入去耦電容等。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









