PCB設(shè)計(jì)之共阻抗及抑制
出處:zhwsh 發(fā)布于:2008-05-21 10:36:30
共阻干擾是由PCB上大量的地線造成。當(dāng)兩個(gè)或兩個(gè)以上的回路共用一段地線時(shí),不同的回路電流在共用地線上產(chǎn)生一定壓降,此壓降經(jīng)放大就會(huì)影響電路性能;當(dāng)電流頻率很高時(shí),會(huì)產(chǎn)生很大的感抗而使電路受到干擾。
為了抑制共阻抗干擾,可采用如下措施:
(1)一點(diǎn)接地
使同級(jí)單元電路的幾個(gè)接地點(diǎn)盡量集中,以避免其他回路的交流信號(hào)竄人本級(jí),或本級(jí)中的交流信號(hào)竄到其他回路中去。適用于信號(hào)的工作頻率小于1MHZ的低頻電路,如果工作頻率在1一1OMHz而采用一點(diǎn)接地時(shí),其地線長(zhǎng)度應(yīng)不超過(guò)波長(zhǎng)的1/20??傊?,一點(diǎn)接地是消除地線共阻抗干擾的基本原則。
(2)就近多點(diǎn)接地
PCB上有大量公共地線分布在板的邊緣,且呈現(xiàn)半封閉回路(防磁場(chǎng)干擾),各級(jí)電路采取就近接地,以防地線太長(zhǎng)。適用于信號(hào)的工作頻率大于lOMHz的高頻電路。
(3)匯流排接地
匯流排是由銅箔板鍍銀而成,PCB上所有集成電路的地線都接到匯流排上。匯流排具有條形對(duì)稱傳輸線的低阻抗特性,在高速電路里,可提高信號(hào)傳輸速度,減少干擾.
(4)大面積接地
在高頻電路中將PCB上所有不用面積均布設(shè)為地線,以減少地線中的感抗,從而削弱在地線上產(chǎn)生的高頻信號(hào),并對(duì)電場(chǎng)干擾起到屏蔽作用。
(5)加粗接地線
若接地線很細(xì),接地電位則隨電流的變化而變化,致使電子設(shè)備的定時(shí)信號(hào)電平不穩(wěn),抗噪聲性能變壞,其寬度至少應(yīng)大于3mm。
(6)D/A(數(shù)/模)電路的地線分開(kāi)
兩種電路的地線各自獨(dú)立,然后分別與電源端地線相連,以抑制它們相互干擾。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開(kāi)關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見(jiàn)問(wèn)題分析









