CPLD/FPGA器件的配置方法
出處:zsjacky 發(fā)布于:2008-12-08 09:46:42
CPLD和FPGA都支持邊界掃描(JTAG)模式,JTAG端口用于邊界掃描測試、器件配置、應(yīng)用診斷等,符合IEEE 1532/IEEE 1149,1規(guī)范。每個(gè)CPLD/FPGA器件都有專用的JTAG端口,JTAG端口有4個(gè)引腳,具體描述見表1。
通過JTAG線將CPLD/FPGA器件與計(jì)算機(jī)連接起來,就可以將配置文件到器件中,如圖1所示。圖2給出一個(gè)系統(tǒng)中同時(shí)存在CPLD、FPGA和配置芯片時(shí)JTAG連線的結(jié)構(gòu)圖,可以分別將對應(yīng)的配置文件到這些器件里。

表1 JTAG引腳說明 圖1 JTAG線連接實(shí)物圖
由于CPLD器件是基于E2PROM或Flash技術(shù)的,所以直接將配置文件到CPLD器仵中,就可以脫離計(jì)算機(jī)獨(dú)立運(yùn)行了,斷電也不會(huì)丟失信息。而基于SRAM的FPCA器件斷電后會(huì)丟失信息,所以需要配置芯片存儲(chǔ)配置信息,上電時(shí)將配置信息加載到FPGA器件中,就可使FPGA器件獨(dú)立運(yùn)行。配置芯片中存儲(chǔ)的配置信息也是通過JTAG線的,如圖2所示。FPGA器件還支持以下幾種配置模式,如圖3、圖4和圖5所示。

圖2 JTAG連接結(jié)構(gòu)圖

圖3 主模式和從模式串行配置連接圖

圖4 從模式并行配置連接圖

圖5 主模式并行配置連接圖
歡迎轉(zhuǎn)載,信息來源維庫電子市場網(wǎng)(www.hbjingang.com)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









