IIR濾波器的實(shí)現(xiàn)
出處:楊真人 發(fā)布于:2008-12-17 16:14:46
獲得FIR濾波器的傳遞函數(shù)一般都是依靠直覺的經(jīng)驗(yàn),特別是使用像MATLAB這樣的設(shè)計(jì)軟件。FIR濾波器可以根據(jù)其前后關(guān)系設(shè)計(jì)成多種體系結(jié)構(gòu),其中重要的結(jié)構(gòu)總結(jié)如下:
直接I形式(參閱圖1)
直接Ⅱ形式(參閱圖2)
一階或者二階系統(tǒng)的級(jí)聯(lián)(參閱圖3(a))
—階或者二階系統(tǒng)的并聯(lián)實(shí)現(xiàn)(參閱圖3(b))
簡(jiǎn)單級(jí)聯(lián)或者并聯(lián)設(shè)計(jì)中典型二階部分的雙四邊形實(shí)現(xiàn)(參閱圖4)
正交形式,也就是一階或者二階靜態(tài)變量系統(tǒng)的級(jí)聯(lián)(參閱圖3(a))
并行正交的,也就是并聯(lián)的一階或者二階靜態(tài)變量系統(tǒng)的級(jí)聯(lián)(參閱圖3(b))
連分?jǐn)?shù)結(jié)構(gòu)
網(wǎng)格濾波器(在Gray-Markel之后,參閱圖5)
波動(dòng)的數(shù)字實(shí)現(xiàn)(在Fettweis之后)
一般狀態(tài)空閭濾波器

圖1 采用乘法器模塊的直接I型FIR濾波器

圖2 采用乘法器模塊的直接Ⅱ型FIR濾波器

圖3 串聯(lián)和的并行實(shí)現(xiàn)

圖4 傳遞函數(shù)的可能二階部分的雙四邊形

圖5 網(wǎng)格濾波器
每種結(jié)構(gòu)都有其應(yīng)用場(chǎng)合。下面給出了一些常規(guī)的選擇規(guī)律:
速度
一高速:直接I和Ⅱ
一低速:波動(dòng)
定點(diǎn)算法四舍五入誤差的靈敏度
一高:直接I和Ⅱ
一低:正交、網(wǎng)格
定點(diǎn)系數(shù)四舍五入誤差的靈敏度
一高:直接I和Ⅱ
一低:并行、波動(dòng)
特殊屬性
一正交加權(quán)輸出:網(wǎng)格
—二階部分:正交
一隨機(jī)IIR技術(shù)要求:靜態(tài)變量
歡迎轉(zhuǎn)載,信息來源維庫電子市場(chǎng)網(wǎng)(www.hbjingang.com)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 單片機(jī)技術(shù)特性與嵌入式開發(fā)實(shí)踐指南2026/1/7 10:00:02
- 單片機(jī)(MCU)與數(shù)字信號(hào)處理器(DSP)分類及選型技術(shù)指南2025/12/30 10:02:37
- 工業(yè)級(jí)DSP信號(hào)處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內(nèi)建N/N預(yù)驅(qū)電機(jī)專用SoC單片機(jī)2025/11/26 14:11:41
- 什么是C51數(shù)據(jù)類型擴(kuò)充定義2025/10/27 13:59:22
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









