安捷倫ADS高頻EDA軟件發(fā)布第3個更新版本Update 3
出處:baillso 發(fā)布于:2008-01-31 09:36:01
Agilent ADS Update 3支持設(shè)計人員使用基于Verilog-AMS的SERDES模型(提供完整的串行鏈路分析)進(jìn)行協(xié)同仿真,在高速數(shù)字電路板上進(jìn)行真正的混合信號仿真。設(shè)計人員還能使用ADS,通過NCSim和ModelSim及高頻SPICE仿真器來檢查設(shè)計。信號完整性設(shè)計人員可使用ADS瞬變/卷積、EM和Ptolemy仿真器與數(shù)字仿真器一起進(jìn)行協(xié)同仿真,以深入分析復(fù)雜設(shè)計。
Agilent ADS Update 3的新功能包括:
Verilog-AMS協(xié)同仿真,用于仿真模擬和數(shù)字元器件中的端到端系統(tǒng)行為;
W-Element模型,包括RLGC仿真文件;
綜合Stateye功能,用于快速BER仿真;
Signal Studio文件閱讀器,用于閱讀Agilent Signal Studio發(fā)送的完全編碼、符合標(biāo)準(zhǔn)的無線信號;
增強(qiáng)的WiMAX和3GPP LTE程序庫,用于的3GPP和移動WiMAX標(biāo)準(zhǔn);
支持的器件模型:BSIM 4.6.1、HICUM 1.12和SimKit 2.5 ;
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









