Atmel推出有以太網(wǎng)/USB OTG功能的32位閃存微控制器
出處:xwj 發(fā)布于:2007-09-29 16:52:58
AVR32 UC 內(nèi)核采用了三級(jí)管線型 Harvard 架構(gòu)。該架構(gòu)的專門設(shè)計(jì)可優(yōu)化片上閃存的指令存取。它是該行業(yè)將單周期讀寫靜態(tài)存儲(chǔ)器 (SRAM) 與一個(gè)直接的 CPU 接口整合在一起的內(nèi)核,這個(gè) CPU 接口繞開(kāi)了系統(tǒng)總線以實(shí)現(xiàn)更快的執(zhí)行、周期決斷以及較低的功耗。AVR32 UC 內(nèi)核與其前身 AVR32 AP 共享相同的指令集架構(gòu) (ISA),其中有220多個(gè)非模態(tài)指令可作為16位壓縮指令和32位擴(kuò)展指令使用。指令集架構(gòu)擁有極細(xì)微的位元處理功能,以控制片上外圍設(shè)備和通用輸入輸出 (GPIO) 以及定點(diǎn) DSP 算法,如單循環(huán)小數(shù)飽和乘法及累積算法。事件處理系統(tǒng)可支持優(yōu)先中斷、不可屏蔽中斷以及內(nèi)部異常等事件,其中斷反應(yīng)時(shí)間長(zhǎng)為16個(gè)時(shí)鐘周期。
AVR32 UC3A 系列整合了許多與 Atmel 基于 ARM(R) 的微控制器相同的外圍設(shè)備,其中包括外圍 DMA 控制器、多層高速總線架構(gòu)、10位模擬數(shù)字轉(zhuǎn)換器 (ADC)、2個(gè)串行外圍接口 (SPI)、同步串行接口 (SSC)、雙線接口(I2C 兼容)、4個(gè)通用異步收發(fā)器 (UART)、3個(gè)通用計(jì)時(shí)器、7個(gè)脈寬調(diào)制器以及一整套監(jiān)控功能。
10/100-Mbps IEEE(R) 802.3 標(biāo)準(zhǔn)以太網(wǎng) MAC 可實(shí)現(xiàn)設(shè)計(jì)能通過(guò)互聯(lián)網(wǎng)協(xié)議堆棧進(jìn)行通訊的聯(lián)網(wǎng)的植入式系統(tǒng)。USB 2.0 全速 (12Mbps) 接口提供了一種方法,可通過(guò)各種 USB 手段(如:針對(duì)串行數(shù)據(jù)通信的人機(jī)接口設(shè)備,或針對(duì)更大規(guī)模數(shù)據(jù)傳輸?shù)拇笕萘看鎯?chǔ)器)與如今的 PC 架構(gòu)進(jìn)行通信。UC3A USB 外圍設(shè)備的 OTG 功能借助 USB 閃存盤、指點(diǎn)設(shè)備或打印機(jī)等標(biāo)準(zhǔn) USB 設(shè)備的支持,在以 PC 為中心的環(huán)境中提供了進(jìn)一步整合的機(jī)會(huì)。
外部總線接口將可尋址的物理內(nèi)存擴(kuò)大到 16M 字節(jié)。其非多元的16位數(shù)據(jù)總線能夠連接到高密度外部靜態(tài)存儲(chǔ)器、同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器 (SDRAM)、只讀存儲(chǔ)器 (ROM)、閃存設(shè)備以及液晶顯示器或現(xiàn)場(chǎng)可編程門陣列 (FPGA) 等存儲(chǔ)映像設(shè)備。
UC3A 系列微控制器擁有一個(gè)6層高速總線矩陣,該矩陣使總線主外圍設(shè)備能夠以 66 MHz 的頻率和 264M 字節(jié)/秒的快速度同時(shí)訪問(wèn)任何總線從設(shè)備。這些總線主設(shè)備為 AVR32 UC 數(shù)據(jù)和指令接口、15通道外圍 DMA 控制器以及幾種高速外圍設(shè)備,如以太網(wǎng) MAC 和 USB。總線從設(shè)備為片上 SRAM 和閃存存儲(chǔ)器、USB、2個(gè)外圍總線橋以及外部總線接口。
開(kāi)發(fā)工具
Atmel 為 UC3A 系列產(chǎn)品提供 GNU gcc C 編譯器、GNU gdb 調(diào)試器、FreeRTOS.org 實(shí)時(shí)內(nèi)核以及 lwIP TCP/IP 協(xié)議堆棧,同時(shí)還獲得了 IAR(R) (Embedded Workbench)、ExpressLogic (ThreadX(R)) 以及 Micrium (uCOS/II) 的商業(yè)許可證。Atmel 的 AVR32 Studio 和 AVR JTAGICE mkII 為 AVR32 UC 提供了一個(gè)多平臺(tái)集成開(kāi)發(fā)環(huán)境 (IDE),該開(kāi)發(fā)環(huán)境已經(jīng)針對(duì) GNU 工具鏈進(jìn)行了配置,其中包括對(duì)更先進(jìn)的調(diào)試法(如實(shí)時(shí)追蹤)的支持。EVK1100 評(píng)估工具包提供了以太網(wǎng)和 USB 接口,以及諸多其他串行通訊接口(如 SPI、TWI 與 USARTS)。20x4 字符點(diǎn)陣的液晶顯示器與擴(kuò)展連接器支持高端產(chǎn)品評(píng)估與原型開(kāi)發(fā)活動(dòng)。
![]() |
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- ARM技術(shù)架構(gòu)與應(yīng)用開(kāi)發(fā)實(shí)踐指南2026/1/6 10:40:19
- 嵌入式實(shí)時(shí)操作系統(tǒng)(RTOS)選型與移植技術(shù)指南2025/12/31 10:42:31
- 工業(yè)嵌入式系統(tǒng):通信接口技術(shù)選型與抗干擾設(shè)計(jì)實(shí)踐2025/12/15 14:36:53
- 深入解析嵌入式 OPENAMP 框架:開(kāi)啟異核通信新時(shí)代2025/7/22 16:27:29
- 一文快速了解OPENWRT基礎(chǔ)知識(shí)2025/7/14 16:59:04
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)










