PCB布線設(shè)計(三)
出處:尤新亮 發(fā)布于:2007-09-25 13:39:32
印刷電路板布線產(chǎn)生的主要寄生元件包括:寄生電阻、寄生電容和寄生電感。例如:PCB的寄生電阻由元件之間的走線形成;電路板上的走線、焊盤和平行走線會產(chǎn)生寄生電容;寄生電感的產(chǎn)生途徑包括環(huán)路電感、互感和過孔。當(dāng)將電路原理圖轉(zhuǎn)化為實際的PCB時,所有這些寄生元件都可能對電路的有效性產(chǎn)生干擾。本文將對棘手的電路板寄生元件類型 — 寄生電容進行量化,并提供一個可清楚看到寄生電容對電路性能影響的示例。
![]() |
![]() |
![]() |
大多數(shù)寄生電容都是靠近放置兩條平行走線引起的??梢圆捎脠D1所示的公式來計算這種電容值。
在混合信號電路中,如果敏感的高阻抗模擬走線與數(shù)字走線距離較近,這種電容會產(chǎn)生問題。例如,圖2中的電路就很可能存在這種問題。
為講解圖2所示電路的工作原理,采用三個8位數(shù)字電位器和三個CMOS運算放大器組成一個16位D/A轉(zhuǎn)換器。在此圖的左側(cè),在VDD和地之間跨接了兩個數(shù)字電位器(U3a和U3b),其抽頭輸出連接到兩個運放(U4a和U4b)的正相輸入端。數(shù)字電位器U2和U3通過與單片機(U1)之間的SPI接口編程。在此配置中,每個數(shù)字電位器配置為8位乘法型D/A轉(zhuǎn)換器。如果VDD為5V,那么這些D/A轉(zhuǎn)換器的LSB大小等于19.61mV。
這兩個數(shù)字電位器的抽頭都分別連接到兩個配置了緩沖器的運放的正相輸入端。在此配置中,運放的輸入端是高阻抗的,將數(shù)字電位器與電路其它部分隔離開了。這兩個放大器配置為其輸出擺幅限制不會超出第二級放大器的輸入范圍。
![]() |
![]() |
![]() |
為使此電路具有16位D/A轉(zhuǎn)換器的性能,采用第三個數(shù)字電位器(U2a)跨接在兩個運放(U4a和U4b)的輸出端之間。U3a和U3b的編程設(shè)定經(jīng)數(shù)字電位器后的電壓值。如果VDD為5V,可以將U3a和U3b的輸出編程為相差19.61mV。此電壓大小經(jīng)第三個8位數(shù)字電位器R3,則自左至右整個電路的LSB大小為76.3mV。此電路獲得性能所需的嚴格器件規(guī)格如表1所示。
此電路有兩種基本工作模式。種模式可用于獲得可編程、可調(diào)節(jié)的直流差分電壓。在此模式中,電路的數(shù)字部分只是偶爾使用,在正常工作時不使用。第二種模式是可以將此電路用作任意波形發(fā)生器。在此模式中,電路的數(shù)字部分是電路運行的必需部分。此模式中可能發(fā)生電容耦合的危險。
圖2所示電路的次布線如圖3所示。此電路是在實驗室中快速設(shè)計出的,沒有注意細節(jié)。在檢查布線時,發(fā)現(xiàn)將數(shù)字走線布在了高阻抗模擬線路的旁邊。需要強調(diào)的是,次就應(yīng)該正確布線,本文的目的是為了講解如何識別問題及如何對布線做重大改進。
看一下此布線中不同的走線,可以明顯看到哪里可能存在問題。圖中的模擬走線從U3a的抽頭連接到U4a放大器的高阻抗輸入端。圖中的數(shù)字走線傳送對數(shù)字電位器設(shè)置進行編程的數(shù)字碼。
在測試板上經(jīng)過測量,發(fā)現(xiàn)數(shù)字走線中的數(shù)字信號耦合到了敏感的模擬走線中,參見圖4。
系統(tǒng)中對數(shù)字電位器編程的數(shù)字信號沿著走線逐漸傳輸?shù)捷敵鲋绷麟妷旱哪M線路。此噪聲通過電路的模擬部分一直傳播到第三個數(shù)字電位器(U5a)。第三個數(shù)字電位器在兩個輸出狀態(tài)之間翻轉(zhuǎn)。解決這個問題的方法主要是分隔開走線,圖5示出了改進的布線方案。
改變布線的結(jié)果如圖6所示。將模擬和數(shù)字走線仔細分開后,電路成為非?!案蓛簟钡?6位D/A轉(zhuǎn)換器。圖中的波形是第三個數(shù)字電位器的單碼轉(zhuǎn)換結(jié)果76.29mV。
數(shù)字和模擬范圍確定后,謹慎布線對獲得成功的PCB是至關(guān)重要的。尤其是有源數(shù)字走線靠近高阻抗模擬走線時,會引起嚴重的耦合噪聲,這只能通過增加走線之間的距離來避免。
上一篇:PCB布線設(shè)計(四)
下一篇:PCB布線設(shè)計(二)
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(DFM)核心實操規(guī)范2026/4/8 10:41:07
- PCB測試點設(shè)計與檢測適配核心實操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計與熱管理核心實操規(guī)范2026/4/3 14:38:57
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析















