PCB布線設(shè)計(jì)(五)
出處:mabaoqiu 發(fā)布于:2007-09-25 13:37:23
![]() |
![]() |
![]() |
本文要論述的電路如圖1所示。
電路應(yīng)用中的常見干擾源來(lái)自電源,這種干擾信號(hào)通常通過(guò)有源器件的電源引腳引入。例如,圖1中A/D轉(zhuǎn)換器輸出的時(shí)序圖如圖2所示。在此圖中,A/D轉(zhuǎn)換器的采樣速度是40ksps,進(jìn)行了4096次采樣。
在此例中,儀表放大器、參考電壓源和A/D轉(zhuǎn)換器上沒(méi)有加旁路電容。另外,電路的輸入都是以一個(gè)低噪聲、2.5V的直流電壓源作為基準(zhǔn)。
對(duì)電路的深入研究表明,時(shí)序圖上看到的噪聲源來(lái)自于開關(guān)電源。電路中添加了旁路電容和扼流環(huán)。電源上加了一個(gè)10mF的電容,并且在盡可能靠近有源元件的電源引腳旁放置了三個(gè)0.1mF的電容。在產(chǎn)生的新時(shí)序圖上可以看到,產(chǎn)生了穩(wěn)定的直流輸出,圖3所示的柱狀圖可驗(yàn)證這一點(diǎn)。數(shù)據(jù)顯示,電路的這些更改消除了來(lái)自電路信號(hào)路徑的噪聲源。
其它系統(tǒng)噪聲源可能來(lái)自時(shí)鐘源或電路中的數(shù)字開關(guān)。如果這種噪聲與轉(zhuǎn)換過(guò)程有關(guān),它不會(huì)作為轉(zhuǎn)換過(guò)程中的干擾出現(xiàn)。但是,如果這種噪聲與轉(zhuǎn)換過(guò)程無(wú)關(guān),采用FFT(快速傅立葉變換)分析,可以很容易發(fā)現(xiàn)這種噪聲。
![]() |
![]() |
時(shí)鐘信號(hào)干擾的示例可參見圖4所示的FFT圖。此圖使用了圖1所示的電路,并添加了旁路電容。在圖4所示的FFT圖中看到的激勵(lì),由電路板上的19.84MHz時(shí)鐘信號(hào)產(chǎn)生。在此例中,布線時(shí)幾乎沒(méi)有考慮走線之間的耦合作用,在FFT圖中可以看到忽略此細(xì)節(jié)的結(jié)果。
這個(gè)問(wèn)題可以通過(guò)修改布線來(lái)解決,將高阻抗模擬走線遠(yuǎn)離數(shù)字開關(guān)走線;或者在模擬信號(hào)路徑中,在A/D轉(zhuǎn)換器之前加抗混疊濾波器。走線之間的隨機(jī)耦合在某種程度上更難以發(fā)現(xiàn),在這種情況下,時(shí)域分析可能比較有效。
回到圖1所示的電路,在儀表放大器的正相輸入端施加一個(gè)1kHz的交流信號(hào)。此信號(hào)不是壓力傳感的特性,但是可以采用這個(gè)示例來(lái)說(shuō)明模擬信號(hào)路徑中器件的影響。
圖5所示的FFT圖顯示了施加上述條件后的電路性能。注意基波看起來(lái)有失真,許多諧波也有同樣的失真。失真是由于使放大器輕微過(guò)激勵(lì)引起的。解決此問(wèn)題的方法是降低放大器增益。
解決信號(hào)完整性問(wèn)題可能會(huì)花費(fèi)很多時(shí)間,尤其是當(dāng)工程師沒(méi)有工具來(lái)解決棘手的問(wèn)題時(shí)。在“竅門箱”中有三種的分析工具:頻域分析工具(FFT)、時(shí)域分析工具(示波器照片)和直流分析工具(柱狀圖)。工程師可以用這些工具來(lái)識(shí)別電源噪聲、外部時(shí)鐘源和過(guò)激勵(lì)放大器失真。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問(wèn)題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問(wèn)題分析














