基于NiosII的非一般模式類設(shè)備設(shè)計(jì)與集成
出處:chinaleao 發(fā)布于:2007-04-06 13:59:49
液晶顯示器按其功能可分為筆段式和點(diǎn)矩陣式液晶顯示器,后者又可以分為字符點(diǎn)陣式和圖形點(diǎn)陣式液晶顯示器。圖形點(diǎn)陣式液晶顯示器不僅可顯示數(shù)字、字符等內(nèi)容,還能顯示漢字和任意圖形。但此類液晶顯示屏屬于非一般模式類設(shè)備,在NiosII中不能直接開發(fā)使用。
對(duì)于一個(gè)全新的外部設(shè)備,NiosII有更好的解決方案快速的掌握它的控制方法。按照設(shè)備的電器要求,使用NiosII的已有的基本控制設(shè)備(例如通用輸入輸出端口PIO)掌握新設(shè)備的控制特性與方法。當(dāng)充分理解新設(shè)備的特性后就可以按照NiosII的硬件抽象層(HAL)的定義方法,編寫新設(shè)備的驅(qū)動(dòng)將其集成到NiosII中。這樣在今后的開發(fā)中在SOPCBuilder中就可以像其他設(shè)備一樣增添這個(gè)新設(shè)備,NiosII軟核生成后會(huì)自動(dòng)加載此設(shè)備的設(shè)備驅(qū)動(dòng)。這樣提高了新設(shè)備的二次使用時(shí)的開發(fā)效率。
以下是液晶屏顯示模塊接口的設(shè)計(jì)與集成過(guò)程。
液晶顯示模塊的設(shè)計(jì)
液晶顯示簡(jiǎn)介
GM12864A 是帶顯示存儲(chǔ)器的圖形液晶顯示器。它的內(nèi)部是由兩塊KS0108B作為列顯示控制器和一片KS0107B作為行顯示控制器組成。顯示屏上各像素點(diǎn)的顯示狀態(tài)與顯示存儲(chǔ)器的各位相互對(duì)應(yīng),顯示存儲(chǔ)器的數(shù)據(jù)直接作為圖形顯示的驅(qū)動(dòng)信號(hào)。顯示數(shù)據(jù)為“1”,相應(yīng)的像素點(diǎn)變亮。液晶屏結(jié)構(gòu)如圖1所示。

圖1液晶屏GM12864A的結(jié)構(gòu)圖
PIO類的介紹
設(shè)計(jì)初始階段主要的目的在于充分了解新設(shè)備的特性與控制方法,為之后的設(shè)備集成打好基礎(chǔ)。因此采用通用的輸入輸出控制接口(PIO)直接對(duì)液晶屏的引腳進(jìn)行控制。
NiosII中PIO分為三大類:輸入(I)、輸出(O)和三態(tài)(Tri)。PIO通過(guò)Avalon總線與NiosII相連接。如圖2所示。

圖2通用輸入輸出接口與NiosII的連接
接口的設(shè)計(jì)
在QuartusII中新建一個(gè)工程,芯片類型選擇Cyclone1C6Q240C8。設(shè)置畫面如圖3所示。

圖3 芯片設(shè)置界面
工程創(chuàng)建完成后在SOPCBuilder中定制NiosII處理器。液晶屏顯示器驅(qū)動(dòng)接口在設(shè)計(jì)初步作為普通的外部設(shè)備,用PIO進(jìn)行操作。所以為系統(tǒng)增添所需要的PIO接口。設(shè)計(jì)完成后如圖4所示。

圖4 定制的NiosII處理器結(jié)構(gòu)
定制結(jié)束后生成NiosII處理器模塊。生成后回到QuartusII中進(jìn)行系統(tǒng)頂層結(jié)構(gòu)的設(shè)計(jì)。通過(guò)SOPCBuilder生成的NiosII模塊需要一個(gè)時(shí)鐘和一個(gè)復(fù)位輸入端,輸出與定制時(shí)所設(shè)計(jì)的一致。增添相應(yīng)的輸入輸出引腳。頂層結(jié)構(gòu)如圖5所示。

圖5液晶屏控制系統(tǒng)頂層結(jié)構(gòu)
將控制系統(tǒng)編譯,液晶屏與芯片的接口連接電路如圖6所示。

圖6 液晶屏與FPGA的接口電路
液晶屏顯示模塊的HAL集成
為了更好的對(duì)新外設(shè)進(jìn)行高效二次開發(fā),通過(guò)編寫外設(shè)驅(qū)動(dòng)并集成到HAL中是的方法。這樣可以更加方便的再次構(gòu)件系統(tǒng),有效降低開發(fā)周期,提高開發(fā)效率,降低開發(fā)難度。
開發(fā)外設(shè)并集成的開發(fā)流程如圖7所示。

圖7新設(shè)備集成HAL流程
對(duì)于新外部設(shè)備的HAL集成流程是從設(shè)備功能角度出發(fā)并劃分控制單元模塊,因此使控制程序代碼對(duì)設(shè)備無(wú)關(guān),即外部設(shè)備細(xì)節(jié)控制對(duì)開發(fā)者是透明的,從而使代碼具有更好的規(guī)范性和可移植性。當(dāng)此設(shè)備處于不同的硬件配置的NiosII系統(tǒng)時(shí)仍能正常工作。
結(jié)語(yǔ)
在AlteraFPGA中使用軟核處理器NiosII可以將外部存儲(chǔ)器、液晶顯示屏、以太網(wǎng)控制器等外部設(shè)備連接在一起,進(jìn)行外設(shè)的協(xié)調(diào)工作和數(shù)據(jù)共享。從而具有較高靈活性并且能適應(yīng)變化較多的技術(shù)領(lǐng)域。
一個(gè)新的外部設(shè)備只要根據(jù)Nios的內(nèi)部規(guī)范編寫驅(qū)動(dòng)就可以集成到HAL中,加強(qiáng)新設(shè)備的運(yùn)行穩(wěn)定性和二次使用的效率。
另外,可以根據(jù)系統(tǒng)的需要添加多個(gè)NiosII處理器實(shí)現(xiàn)“多內(nèi)核”系統(tǒng)或者在NiosII核中加入實(shí)時(shí)操作系統(tǒng)(RTOS),實(shí)現(xiàn)多任務(wù)的調(diào)度。運(yùn)用 Altera的SOPC技術(shù)可以高效快速的開發(fā)一個(gè)用戶定制的片上系統(tǒng)。并且具有外圍電路少,控制靈活方便,研發(fā)周期短等特點(diǎn)。
參考文獻(xiàn):
[1]. GM12864A datasheet http://www.hbjingang.com/datasheet/GM12864A+_1482729.html.
[2]. KS0108B datasheet http://www.hbjingang.com/datasheet/KS0108B_440203.html.
[3]. KS0107B datasheet http://www.hbjingang.com/datasheet/KS0107B_440202.html.
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場(chǎng)疑難問(wèn)題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場(chǎng)調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號(hào)采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- 高速PCB阻抗控制核心實(shí)操規(guī)范
- 高速數(shù)字系統(tǒng)(如DDR、SerDes)中的信號(hào)完整性濾波
- MOSFET在UPS電源中的應(yīng)用解析
- 電源管理IC在物聯(lián)網(wǎng)設(shè)備中的應(yīng)用
- SMT連接器焊接缺陷分析
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理









