ONSEMI 持續(xù)分立元件封裝的小型化
出處:chunyang 發(fā)布于:2007-04-29 10:52:08
安森美半導(dǎo)體(ON Semiconductor)推出封裝僅為1.4mm x 0.6mm x 0.5mm SOD-723的三種新型肖特基二極管和三種新型ESD二極管。
安森美半導(dǎo)體小信號(hào)產(chǎn)品部總經(jīng)理Mamoon Rashid說(shuō):"安森美半導(dǎo)體已擴(kuò)大SOx723封裝系列中的技術(shù),以直接回應(yīng)業(yè)內(nèi)對(duì)超小型分立元件的需求。我們的便攜式產(chǎn)品客戶需要在電源管理、開關(guān)和保護(hù)應(yīng)用中采用更小的二極管和晶體管,以便在其便攜式產(chǎn)品中集成更多特性——而不會(huì)增大其終端產(chǎn)品的尺寸或降低電源效率。推出微型SOD-723封裝的六種常用分立元件是安森美半導(dǎo)體持續(xù)擴(kuò)大小型化分立元件產(chǎn)品系列的一部分。"
器件
采用SOD-723 1.4mm x 0.6mm封裝的器件包括業(yè)內(nèi)正向電壓(Vf)和反向漏電流(Ir)性能的肖特基二極管,以及ESD保護(hù)程度的ESD二極管。1.4mm x 0.6mm x 0.5mm封裝尺寸的SOD-723封裝有助節(jié)約手機(jī)、PDA、數(shù)碼相機(jī)、筆記本電腦、消費(fèi)電子產(chǎn)品、媒體播放器等的電路板空間。與SOD-323封裝相比,SOD-723占位面積減少73%,高度降低50%。與前一代SOD-523封裝相比,SOD-723占位面積減少13%,高度降低28%。
每10,000件的批量單價(jià)為$0.023美元至$0.035美元。
欲知SOD-723封裝元件的完整列表,請(qǐng)?jiān)L問(wèn) https://www.onsemi.com.cn 以"SOD-723"作為關(guān)鍵字搜尋。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問(wèn)題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/15 14:39:47
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范2026/4/14 16:02:09
- PCB焊盤與過(guò)孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)2026/4/13 16:14:19
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- MOSFET在汽車電子中的應(yīng)用要求
- 通信設(shè)備電源管理IC應(yīng)用解析
- 通信設(shè)備連接器選型與設(shè)計(jì)
- PCB電磁兼容性(EMC)設(shè)計(jì)核心實(shí)操規(guī)范
- 物聯(lián)網(wǎng)節(jié)點(diǎn)低功耗設(shè)計(jì):信號(hào)鏈中的濾波與功耗管理
- 同步整流中MOSFET的應(yīng)用要點(diǎn)
- 輸出短路對(duì)電源芯片的影響
- 連接器壽命評(píng)估與可靠性設(shè)計(jì)
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范









