關(guān)于systemverilog的透徹分析
出處:binbinwb 發(fā)布于:2007-04-29 10:24:18
大家不用擔心 我覺得目前systemverilog 更適合驗證 真正的能用于綜合的 我覺得還得很多年 況且大家考慮這樣一個事實 就是公司也要考慮成本啊 一般的20MHz項目用verilog就已經(jīng)很好了 他們?yōu)槭裁催€要花很多的錢買新的licence呢 我覺得 等芯片過渡到0.13以下的時候 可能才會大量淘汰舊的軟件?;蛘吒骷夜镜男酒T數(shù)有量的飛躍。當然 當然systemveriog能用綜合的成熟估計也得幾年吧。
我現(xiàn)在上班用的電腦破阿?。。?windows是用的PII的 workstation 是1990的出的 可能已經(jīng)適當升過級??這樣的機器我目前的公司還不少,當然都是給新手用的 我們用的verilogXL的版本事2000的 從這些情況來看 我覺得大家不用太擔心,學(xué)systemverilog也罷 不學(xué)也罷 學(xué)會verilog的真正的思想才是重要的,我覺得的軟件工程師不會那么容易取代我們的,因為DC畢竟還是軟件么 我們的程序要適應(yīng)DC 這就是我們的要求的代碼的風格之一 design for systhesis dan單憑這一點就夠軟件的同行好好想想了 所以大家就不用太擔心了 呵呵
上一篇:SMT如何目視檢驗
下一篇:LVDS Example
版權(quán)與免責聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點或證實其內(nèi)容的真實性,不承擔此類作品侵權(quán)行為的直接責任及連帶責任。其他媒體、網(wǎng)站或個人從本網(wǎng)轉(zhuǎn)載時,必須保留本網(wǎng)注明的作品出處,并自負版權(quán)等法律責任。
如涉及作品內(nèi)容、版權(quán)等問題,請在作品發(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 什么是氫氧燃料電池,氫氧燃料電池的知識介紹2025/8/29 16:58:56
- SQL核心知識點總結(jié)2025/8/11 16:51:36
- 等電位端子箱是什么_等電位端子箱的作用2025/8/1 11:36:41
- 基于PID控制和重復(fù)控制的復(fù)合控制策略2025/7/29 16:58:24
- 什么是樹莓派?一文快速了解樹莓派基礎(chǔ)知識2025/6/18 16:30:52
- 高速PCB信號完整性(SI)設(shè)計核心實操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護設(shè)計
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計與干擾抑制核心實操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計要點
- 連接器結(jié)構(gòu)設(shè)計常見問題分析









