CMOS反相器
出處:yuwanyuan 發(fā)布于:2007-04-29 10:10:16
所謂CMOS (Complementary MOS),是在集成電路設(shè)計(jì)中,同時(shí)采用兩種MOS器件:NMOS和PMOS,并通常配對(duì)出現(xiàn)的一種電路結(jié)構(gòu)。CMOS電路及其技術(shù)已成為當(dāng)今集成電路,尤其是大規(guī)模電路、超大規(guī)模集成電路的主流技術(shù)。CMOS結(jié)構(gòu)的主要優(yōu)點(diǎn)是電路的靜態(tài)功耗非常小,電路結(jié)構(gòu)簡(jiǎn)單規(guī)則,使得它可以用于大規(guī)模集成電路、超大規(guī)模集成電路。
下圖為CMOS結(jié)構(gòu)的剖面示意圖,為了能在同一硅材料(Wafer)上制作兩種不同類型的MOS器件,必須構(gòu)造兩種不同類型的襯底,圖中所示結(jié)構(gòu)是在N型硅襯底上,專門制作一塊P型區(qū)域(p阱)作為NMOS的襯底的方法。同樣地,也可在P型硅襯底上專門制作一塊N型區(qū)域(n阱),作為PMOS的襯底。為防止源/漏區(qū)與襯底出現(xiàn)正偏置,通常P型襯底應(yīng)接電路中的電位,N型襯底應(yīng)接電路中的電位。為保證電位接觸的良好,在接觸點(diǎn)采用重?fù)诫s結(jié)構(gòu)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范2026/4/10 11:24:24
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范2026/4/9 10:38:43
- PCB可制造性設(shè)計(jì)(DFM)核心實(shí)操規(guī)范2026/4/8 10:41:07
- PCB測(cè)試點(diǎn)設(shè)計(jì)與檢測(cè)適配核心實(shí)操規(guī)范2026/4/7 11:55:25
- PCB散熱設(shè)計(jì)與熱管理核心實(shí)操規(guī)范2026/4/3 14:38:57
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測(cè)量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









