一種數(shù)字語(yǔ)音通信系統(tǒng)的DSP實(shí)現(xiàn)
出處:cxx_will 發(fā)布于:2007-04-29 08:50:27
摘要:介紹了一種甚低頻低碼率數(shù)字通信系統(tǒng)的實(shí)現(xiàn)方案,該方案中的軟件采用混合編程的方法,硬件則用DSP實(shí)現(xiàn),文章給出了整個(gè)系統(tǒng)的DSP軟硬件調(diào)試方法,并通過調(diào)試結(jié)果表明該方案具有很好的可行性和實(shí)時(shí)性。
關(guān)鍵詞:軟件無線電;DSP;混合編程
1 引言
現(xiàn)代通信系統(tǒng)已不斷由模擬體制向數(shù)字化體制過渡,并越來越傾向于采用“軟件無線電”的設(shè)計(jì)方案。即通過構(gòu)造通用的硬件平臺(tái),以使各種相關(guān)的通信任務(wù)能夠用軟件完成,從而構(gòu)成一個(gè)具有高度靈活性、開放性的通信系統(tǒng)。現(xiàn)代的DSP通用處理器為實(shí)現(xiàn)這一方案提供了極大的便利。
軟件無線電的設(shè)計(jì)思想是:用一個(gè)通用、標(biāo)準(zhǔn)、模塊化的硬件平臺(tái)為依托,然后通過軟件編程來實(shí)現(xiàn)無線電臺(tái)的各種功能,從而取代基于硬件、面向用途的電臺(tái)設(shè)計(jì)方法。功能的軟件化實(shí)現(xiàn)勢(shì)必要求減少功能單一、靈活性差的硬件電路,尤其是減少模擬環(huán)節(jié),并把數(shù)字化處理A/D、D/A盡量靠近天線。軟件無線電強(qiáng)調(diào)體系結(jié)構(gòu)的開放性和全面可編程性。它通過軟件的更新來改變硬件的配置結(jié)構(gòu),從而實(shí)現(xiàn)新的功能。軟件無線電一般采用標(biāo)準(zhǔn)的、高性能的開放式總線結(jié)構(gòu),此結(jié)構(gòu)利于硬件模塊地不斷升級(jí)和擴(kuò)展。
本文介紹一種利用TMS320C31浮點(diǎn)型DSP芯片為來設(shè)計(jì)并實(shí)現(xiàn)甚低頻低碼率數(shù)字化語(yǔ)音通信系統(tǒng)的方法。這種通信系統(tǒng)是以DSP硬件為平臺(tái),并用硬件來實(shí)現(xiàn)系統(tǒng)的外圍功能,而用軟件來實(shí)現(xiàn)部分的數(shù)字化處理,從而完成整個(gè)系統(tǒng)的正常通信工作。
2?。模樱杏布脚_(tái)
本通信系統(tǒng)的主要功能是實(shí)現(xiàn)語(yǔ)音的數(shù)字化傳輸,其系統(tǒng)功能圖如所示。具體工作過程如下:
整個(gè)通信系統(tǒng)分為兩大部分,其工作狀態(tài)轉(zhuǎn)換由外附的MCU控制。在發(fā)送時(shí),語(yǔ)音通過克麥風(fēng)之后進(jìn)入語(yǔ)音壓縮板進(jìn)行采樣量化及數(shù)字化壓縮,壓縮后的比特流從串口送入DSP內(nèi)進(jìn)行調(diào)制,調(diào)制信號(hào)依次通過信道DAC、平滑濾波和功放,然后發(fā)送出去;在接收時(shí),前置放大部分送來的信號(hào)再經(jīng)過放大之后送往信道AD轉(zhuǎn)換器,轉(zhuǎn)換的數(shù)據(jù)FIFO通過中斷方式送給DSP進(jìn)行解調(diào),在DSP內(nèi)解調(diào)之后的數(shù)據(jù)仍然通過串口送往語(yǔ)音壓縮板解壓后經(jīng)揚(yáng)聲器輸出。
根據(jù)系統(tǒng)要求,本設(shè)計(jì)選定的DSP是TI公司的TMS320C31。信道AD轉(zhuǎn)換器件選用ANALOG DE-VICE公司的AD7870,它是一個(gè)12bit的ADC,具有2μs的片上信號(hào)放大時(shí)間和8μs的轉(zhuǎn)換時(shí)間,轉(zhuǎn)換速率為100kHz,可以提供三種輸出接口方式12bit并行方式、字節(jié)方式和串行方式。信道DAC選用的是TI公司的TLV5619,這是一種12bit單通道電壓型DA轉(zhuǎn)換器。系統(tǒng)中的ADC和DAC轉(zhuǎn)換器都以并行12bit方式直接和FIFO相連。FIFOFirst In First Out采用的是雙端口RAM構(gòu)架,其讀指針和寫指針是完全分開的,可實(shí)現(xiàn)讀寫操作的完全獨(dú)立,因此,這里選用CYPRESS公司的CY7C425。
3 軟件實(shí)現(xiàn)
本通信系統(tǒng)中的軟件采用C語(yǔ)言和混合編程,其中主程序和一部分子程序用C語(yǔ)言編寫,而一些運(yùn)算量比較大的算法子程序則用匯編語(yǔ)言編寫,這樣,既容易進(jìn)行調(diào)試,又可以提高軟件的執(zhí)行效率,可達(dá)到利用DSP芯片的軟硬件資源之目的。
整個(gè)軟件的主程序由發(fā)送部分程序段和接收部分段兩部分組成,主程序流程圖見所示,每個(gè)程序段又分別是一個(gè)獨(dú)立的程序體,可以獨(dú)立的實(shí)現(xiàn)通信系統(tǒng)的發(fā)送和接收功能。
由于要求系統(tǒng)能夠?qū)崟r(shí)完成通信任務(wù),故相應(yīng)的程序須和硬件相互配合,它們各操作之間的同步協(xié)調(diào)要求很高。而本系統(tǒng)可充分利用DSP芯片所提供的中斷和定時(shí)器資源來很好地實(shí)現(xiàn)系統(tǒng)功能。
串行口發(fā)送/接收中斷子程序用于完成DSP對(duì)串口的發(fā)送和接收任務(wù),發(fā)送定時(shí)器中斷子程序流程圖如所示,所示是串口接收中斷子程序的流程圖。
在系統(tǒng)實(shí)現(xiàn)過程中,由于采用了混合編程,并對(duì)運(yùn)算量比較大的算法用匯編程序來實(shí)現(xiàn),因此,在對(duì)128點(diǎn)FFT算法采用匯編語(yǔ)言編程后,可經(jīng)CCS仿真進(jìn)行測(cè)試。匯編程序的執(zhí)行時(shí)間為111113個(gè)時(shí)鐘周期2.78ms,可在一幀時(shí)間內(nèi)30ms完成5次FFT和IFFT的幀同步算法,而用C語(yǔ)言實(shí)現(xiàn)時(shí)的程序執(zhí)行時(shí)間為1812409個(gè)時(shí)鐘周期45.3ms。可見,用匯編程序的執(zhí)行效率有明顯的提高。
4 結(jié)束語(yǔ)
DSP軟硬件開發(fā)設(shè)計(jì)是應(yīng)用TMS320C31芯片進(jìn)行的,這一方案在運(yùn)用仿真器進(jìn)行軟硬件聯(lián)合調(diào)試時(shí)取得了很好的效果,由此可見,在硬件設(shè)計(jì)合理的情況下,將C語(yǔ)言和匯編語(yǔ)言很好的結(jié)合,可充分發(fā)揮各自的優(yōu)勢(shì),從而達(dá)到的設(shè)計(jì)效果。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫(kù)電子市場(chǎng)網(wǎng)”的所有作品,版權(quán)均屬于維庫(kù)電子市場(chǎng)網(wǎng),轉(zhuǎn)載請(qǐng)必須注明維庫(kù)電子市場(chǎng)網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請(qǐng)?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 單片機(jī)技術(shù)特性與嵌入式開發(fā)實(shí)踐指南2026/1/7 10:00:02
- 單片機(jī)(MCU)與數(shù)字信號(hào)處理器(DSP)分類及選型技術(shù)指南2025/12/30 10:02:37
- 工業(yè)級(jí)DSP信號(hào)處理系統(tǒng):硬件適配與抗干擾工程方案2025/12/15 14:41:00
- HOLTEK推出HT32F65533G/733G內(nèi)建N/N預(yù)驅(qū)電機(jī)專用SoC單片機(jī)2025/11/26 14:11:41
- 什么是C51數(shù)據(jù)類型擴(kuò)充定義2025/10/27 13:59:22
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析
- 高速PCB信號(hào)完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對(duì)系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測(cè)試方法









