基于FPGA的直接數(shù)字頻率合成技術(shù)設(shè)計(jì)
出處:jiangyu 發(fā)布于:2007-04-28 11:49:03
摘要:介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。重點(diǎn)介紹了DDS技術(shù)在FPGA中的實(shí)現(xiàn)方法,給出了采用ALTERA公司的ACEX系列FPGA芯片EP1K30TC進(jìn)行直接數(shù)字頻率合成的VHDL源程序。 關(guān)鍵詞:直接數(shù)字頻率合成(DDS);現(xiàn)場可編程邏輯門陣列(FPGA);EP1K30TC-144 直接數(shù)字頻率合成(Direct Digital Fraquency Syn-thesis即DDFS,一般簡稱DDS)是從相位概念出發(fā)直接合成所需波形的一種新的頻率合成技術(shù)。它在相對帶寬、頻率轉(zhuǎn)換時(shí)間、相位連續(xù)性、正交輸出、高分辨率以及集成化等一系列性能指標(biāo)方面已遠(yuǎn)遠(yuǎn)超過了傳統(tǒng)頻率合成技術(shù)。當(dāng)累加器的N很大時(shí),輸出頻率可達(dá)Hz、mHz甚至μHz。也就是說:DDS的合成頻率接近于零頻。如果fc為50MHz, 那么當(dāng)N為48位時(shí),其分辨率可達(dá)179nHz。轉(zhuǎn)換時(shí)間快可達(dá)10ns的量級,這都是傳統(tǒng)頻率合成所不能比擬的。但它的不足之處是工作頻率會受限、噪聲和雜波不夠理想。 本設(shè)計(jì)采用ALTERA 公司的FPGA芯片EP1K30TC-144來實(shí)現(xiàn)DDS技術(shù)。EP1K30芯片屬ALTERA 公司的ACEX系列,該系列是ALTERA公司著眼于通信、音頻處理及類似場合應(yīng)用而推出的FPGA器件系列芯片,它采用0.22/0.18微米混合工藝,密度從10000門到100000門。所有ACEX系列器件均兼容64bit、66MHz的PCI,并支持鎖相環(huán)電路。ACEX 1K采用查找表(LUT)和EAB(嵌入式陣列塊)相結(jié)合的結(jié)構(gòu),可用來實(shí)現(xiàn)存儲器、專用邏輯功能和通用邏輯功能,每個(gè)EBA能提供4096比特的存儲空間,每個(gè)LE包含4個(gè)輸入LUT、一個(gè)可編程的觸發(fā)器、進(jìn)位鏈和一個(gè)層疊鏈。合理運(yùn)用進(jìn)位鏈能夠提高系統(tǒng)運(yùn)行速度。 EP1K30TC-144的系統(tǒng)門數(shù)為119000,它有1728個(gè)邏輯宏單元數(shù)和5個(gè)嵌入式陣列塊,可提供2kB的ROM/RAM位,因而可完全滿足DDS設(shè)計(jì)的要求。 為DDS系統(tǒng)的基本原理圖,圖中的相位累加器由N位全加器和N位累加寄存器級聯(lián)而成,可對頻率控制字的2進(jìn)制碼進(jìn)行累加運(yùn)算,是典型的反饋電路,產(chǎn)生的累加結(jié)果的高M位作為ROM查找表的取樣地址值,而此查找表中儲存了一個(gè)周期的正弦波幅度值。顯然,此處存儲器ROM可以看作一個(gè)從相位到正弦幅值的轉(zhuǎn)換器。這樣,用ROM的輸出值來驅(qū)動(dòng)DAC,然后經(jīng)濾波即可轉(zhuǎn)換成所需要的模擬正弦波形;同時(shí)N位累加輸出又可作為全加器的下一輪數(shù)據(jù)與頻率數(shù)據(jù)相加,直到相位累加器加滿產(chǎn)生溢出,從而完成一個(gè)周期,也就是DDS信號的頻率周期。 考慮到本系統(tǒng)的規(guī)模以及以后的擴(kuò)展需要,該系統(tǒng)中的DDS電路采用VHDL硬件描述語言來實(shí)現(xiàn),因?yàn)椋郑龋模陶Z言設(shè)計(jì)的電路模塊可以方便地移植到不同的FPGA芯片中。由于硬件原因,本系統(tǒng)的頻率為100kHz,因此,采用常規(guī)設(shè)計(jì)即可滿足要求,但若要應(yīng)用于高速系統(tǒng),還要采用一些提高系統(tǒng)運(yùn)行速度的措施,如采用流水線技術(shù),即在設(shè)計(jì)中把延時(shí)較大的組合邏輯塊切割成兩塊大致相等的組合邏輯塊,并在這兩個(gè)邏輯塊中插入觸發(fā)器,也可通過多個(gè)觸發(fā)器時(shí)鐘來提高系統(tǒng)速度,還可以采用ALTREA 公司的FPGA器件所特有的進(jìn)位鏈來設(shè)計(jì)高速電路。 2.1 ROM查找表的設(shè)計(jì) ROM查找表在整個(gè)設(shè)計(jì)中是一個(gè)比較重要的部分。為了保證波形的平滑,設(shè)計(jì)時(shí)可將一個(gè)周期分為1024個(gè)點(diǎn)。但是,點(diǎn)數(shù)太多時(shí),用文本方式輸入可能有很多困難。因此,應(yīng)當(dāng)用C語言描述正弦方程式,再將其轉(zhuǎn)化為所需的mif文件。以下是其C語言的源程序: main() {int i;float s; for(i=0;i<1024;i++) { s = sin(atan(1)*8*i/1024); ...... 2.2 DDS主模塊設(shè)計(jì) DDS主模塊部分可根據(jù)上述原理,采用VHDL來描述,以下是部分源程序: PROCESS (clk) IF(clk'event AND clk='1') THEN \\時(shí)鐘上升沿觸發(fā) freqw<=freqin; acc<=acc+freqw; \\開始累加 END IF; END PROCESS; romaddr<=acc(adder width-1 downto adder width-10); \\累加結(jié)果的高11位作為 i_rom:lpm_rom \\調(diào)用ROM查找表 ...... 2.3 DDS控制模塊設(shè)計(jì) DDS部分的系統(tǒng)控制是根據(jù)所需要的功能(如相位調(diào)制、幅度調(diào)制等)要求而設(shè)計(jì)的,這一點(diǎn)也是利用了FPGA的靈活性。其部分程序如下: COMPONENT ddsc IS \調(diào)用DDS主模塊 ...... END COMPONENT ; SIGNAL clkcnt :integer RANGE 4 DOWNTO 0; \\內(nèi)部信號定義 SIGNAL clk:std_logic; SIGNAL freqind:std_logic_vector(15 DOWNTO 0); i_ddsc:ddsc \\調(diào)用DDS主模塊 PORT MAP(clk=>clk,ddsout =>ddsout,freqin=>freqind); clk<=sclk; \\連接內(nèi)部端口 PROCESS (sclk) IFsclk'event AND sclk='1' THEN \\系統(tǒng)時(shí)鐘的上升沿觸發(fā) freqind<=fpin; END IF; 本系統(tǒng)在頻率不高于100kHz時(shí)能產(chǎn)生的正弦波形,而且十分穩(wěn)定。由于基準(zhǔn)時(shí)鐘為50MHz,且分辨率為16位,因此,該系統(tǒng)能產(chǎn)生的頻率為500Hz,若要產(chǎn)生更低頻率及更的波形,可以提高分辨率并相應(yīng)減小基準(zhǔn)時(shí)鐘,這在FPGA中實(shí)現(xiàn)起來相當(dāng)容易。 實(shí)踐證明:用FPGA設(shè)計(jì)DDS電路較采用專用DDS芯片更為靈活。因?yàn)椋灰淖儯疲校牵林械模遥希蛿?shù)據(jù),DDS就可以產(chǎn)生任意波形,因而具有相當(dāng)大的靈活性。相比之下:FPGA的功能完全取決于設(shè)計(jì)需求,可以復(fù)雜也可以簡單,而且FPGA芯片還支持在系統(tǒng)現(xiàn)場升級,雖然在和速度上略有不足,但也能基本滿足絕大多數(shù)系統(tǒng)的使用要求。另外,將DDS設(shè)計(jì)嵌入到FPGA芯片所構(gòu)成的系統(tǒng)中,其系統(tǒng)成本并不會增加多少,而購買專用芯片的價(jià)格則是前者的很多倍。因此,采用FPGA來設(shè)計(jì)DDS系統(tǒng)具有很高的性價(jià)比。 |
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- EDA技術(shù)工具鏈與全流程設(shè)計(jì)運(yùn)維指南2026/1/5 10:28:51
- PLC程序現(xiàn)場疑難問題排查與深度優(yōu)化指南2025/12/24 14:36:36
- PLC程序現(xiàn)場調(diào)試與優(yōu)化實(shí)操指南2025/12/24 14:29:57
- 工業(yè)PLC模擬量信號采集:調(diào)理技術(shù)與抗干擾工程方案2025/12/15 14:39:08
- PLC設(shè)備如何選型2025/9/5 17:15:14
- PCB電源完整性(PI)設(shè)計(jì)核心實(shí)操規(guī)范
- 多層PCB疊層設(shè)計(jì)核心實(shí)操規(guī)范
- 提高M(jìn)OSFET效率的電路優(yōu)化方法
- 電源管理IC在智能家居中的應(yīng)用
- 差分信號連接器設(shè)計(jì)要點(diǎn)
- PCB焊盤與過孔設(shè)計(jì)核心實(shí)操規(guī)范(含可焊性與可靠性保障)
- 汽車電子常用電子元器件選型指南
- MOSFET驅(qū)動(dòng)與隔離方案設(shè)計(jì)
- 高溫環(huán)境下電源IC選型建議
- 安防監(jiān)控設(shè)備連接器應(yīng)用分析









