ADI 推出高速模數(shù)轉(zhuǎn)換器(ADC)
出處:yzq4713 發(fā)布于:2007-04-28 10:44:16
美國模擬器件公司(Analog Devices, Inc.: ADI)推出其高速10 bit、 11 bit、12 bit模數(shù)轉(zhuǎn)換器(ADC)系列產(chǎn)品,適合用于寬帶通信和無線基礎(chǔ)設(shè)施應(yīng)用——例如電纜調(diào)制解調(diào)器終端系統(tǒng)、第三代和第四代微區(qū)和皮區(qū)基站以及固定點(diǎn)到點(diǎn)射頻通信——需要降低功耗、小封裝尺寸,但又不能犧牲高質(zhì)量ADC性能的應(yīng)用場合。其艦旗產(chǎn)品是12 bit 分辨率250 MSPS(每秒百萬取樣率)采樣速率ADC,其功耗降低了40%以上,封裝尺寸比同類產(chǎn)品減小20%,同時(shí)保證高中頻(IF)條件下優(yōu)良的性噪比(SNR)和無雜散動(dòng)態(tài)范圍(SFDR)。
AD9230 12 bit 250 MSPS ADC是當(dāng)今推出的引腳兼容、低功耗系列ADC的艦旗產(chǎn)品。該產(chǎn)品采用1.8V單電源,功耗僅425 mW,在70 MHz輸入頻率條件下能保持優(yōu)良的SNR(65.5 dB FS)和SFDR (82 dBc)。AD9230還含有內(nèi)置基準(zhǔn)電壓源和采樣保持,兩個(gè)并行低壓差分信號(LVDS)輸出模式(ANSI-644 和IEEE 1596.3減小鏈接范圍)容易與現(xiàn)場可編程門陣列(FPGA)連接以及雙數(shù)據(jù)速率模式(DDR)將需要的并行輸出數(shù)據(jù)印制線數(shù)量減半。DDR模式結(jié)合IEEE 1596.3減小鏈接范圍的LVDS輸出模式,可將功耗進(jìn)一步降低到385 mW。
為獲得系統(tǒng)性能,AD9230可與ADI公司的AD8368, AD8369 和AD8370射頻(RF)可變增益放大器一起使用。該系列的12 bit AD9230包括三種速度等級(250 MSPS, 210 MSPS, 170 MSPS), 11bit AD9230-11 以200 MSPS采樣速率工作,10 bit AD9211也包含三種速度等級(250 MSPS, 200 MSPS, 170 MSPS)。
AD9230 采用無鉛8 mm × 8 mm LFCSP封裝,在-40°C~+85°C工業(yè)溫度范圍內(nèi)完全達(dá)到規(guī)定技術(shù)指標(biāo)。12 bit AD9230報(bào)價(jià)為59美元/片(250 MSPS),42美元/片(210 MSPS) ,35美元/片(170 MSPS)。11 bit AD9230-11報(bào)價(jià)為36美元/片(200 MSPS)。10 bit AD9211報(bào)價(jià)為39美元/片(250 MSPS),32美元/片(200 MSPS) ,25美元/片(170 MSPS)。所有報(bào)價(jià)均為千片訂量報(bào)價(jià)。
版權(quán)與免責(zé)聲明
凡本網(wǎng)注明“出處:維庫電子市場網(wǎng)”的所有作品,版權(quán)均屬于維庫電子市場網(wǎng),轉(zhuǎn)載請必須注明維庫電子市場網(wǎng),http://www.hbjingang.com,違反者本網(wǎng)將追究相關(guān)法律責(zé)任。
本網(wǎng)轉(zhuǎn)載并注明自其它出處的作品,目的在于傳遞更多信息,并不代表本網(wǎng)贊同其觀點(diǎn)或證實(shí)其內(nèi)容的真實(shí)性,不承擔(dān)此類作品侵權(quán)行為的直接責(zé)任及連帶責(zé)任。其他媒體、網(wǎng)站或個(gè)人從本網(wǎng)轉(zhuǎn)載時(shí),必須保留本網(wǎng)注明的作品出處,并自負(fù)版權(quán)等法律責(zé)任。
如涉及作品內(nèi)容、版權(quán)等問題,請?jiān)谧髌钒l(fā)表之日起一周內(nèi)與本網(wǎng)聯(lián)系,否則視為放棄相關(guān)權(quán)利。
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)2026/4/10 11:03:45
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)2026/4/9 10:06:18
- AC-DC電源模塊選型指南2026/4/8 10:35:45
- 如何選擇適合你項(xiàng)目的AC-DC電源轉(zhuǎn)換方案?2026/4/8 10:15:39
- 開關(guān)電源的工作原理與基本結(jié)構(gòu)2026/4/3 14:25:27
- 高速PCB信號完整性(SI)設(shè)計(jì)核心實(shí)操規(guī)范
- 鎖相環(huán)(PLL)中的環(huán)路濾波器:參數(shù)計(jì)算與穩(wěn)定性分析
- MOSFET反向恢復(fù)特性對系統(tǒng)的影響
- 電源IC在惡劣環(huán)境中的防護(hù)設(shè)計(jì)
- 連接器耐腐蝕性能測試方法
- PCB電磁兼容(EMC)設(shè)計(jì)與干擾抑制核心實(shí)操規(guī)范
- 用于相位噪聲測量的低通濾波器設(shè)計(jì)與本振凈化技術(shù)
- MOSFET在高頻開關(guān)中的EMI問題
- 電源IC在便攜式設(shè)備中的設(shè)計(jì)要點(diǎn)
- 連接器結(jié)構(gòu)設(shè)計(jì)常見問題分析









